微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > DAC8541的时序图问题

DAC8541的时序图问题

时间:10-02 整理:3721RD 点击:

手册第五页的图1,Data Read/Write Timing看不太懂,我现在只需要DAC8541从16位I/O口通过DSP的UPP接口读取数据,转换成模拟的输出就可以了,不需要其他功能。那么它的控制信号CS,LDAC哪个是控制的时钟信号(由UPP输出给DAC使用)呢?R/W是不是可以直接通过接地设置为低电平。RST和RSTSEL好像是VOUT的复位,如果不需要的话应该怎么接线?

UPP工作在发送模式时,会输出CLOCK、START、ENABLE、DATA

我看了下手册, 这个时序图的前半部分是写 DAC 的.

如果只需要DAC8541从16位I/O口通过DSP的UPP接口读取数据,转换成模拟的输出.

可以将 CS, RW 置低. 给 LDAC 发时钟(上升沿有效).  tsu4 是数据在总线上的最短时间, 必须保证.

Simplified operation: CS and W/R can be tied low if the DAC8541 is the only device on the bus and Read operation is not needed.

那这句话中的“Read operation”是指从数据总线上读取到input register?通过CS和W/R拉低,LDAC使数据直接从总线上输入到DAC register?也就是说LDAC的周期要至少是tsu4吧?

那么复位的RST和RSTSEL可以悬空吗?

您好,

“Read operation”是指将DAC8541寄存器中是数据读到数据总线上来给处理器 (DSP);

如果只需要从DSP发数据给DAC8541,并且它们之间数据总线上并没有其他设备的话,那么可以将CS和W/R连接到低电位上;此时的tsu4是指在总线上的数据有效后,还需要等这个时间,才能将LDAC拉高。

复位的RST和RSTSEL信号如果不用的话,可以将其连接至高电位,避免悬空。

Br

Martin

 

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top