DAC5682Z
时间:10-02
整理:3721RD
点击:
通过FPGA 控制DAC5682Z, 计算得到的结果是64bit,怎样通过DAC输出? 看到一个例子是通过双数据率采样(DDR),将输入的64bit数据分成4个16-bit数据输入到DAC5682的D0--D15,这样输出的结果是16位的转换结果还是64位的结果/?
DAC5682Z的数据精度是16位的,无法接受64位的输入信号,也无法接受分割成四部分的64位输入信号,在这样的情况下输出的模拟信号将失去意义。什么应用需要模拟的输出信号具有64位的精度,而且请注意5682z是高速DAC。
Mr Tan;
你64bit的数是运算处理后的结果吧?需要在FPGA里面进行截位或归一化处理后送给DAC.一个数有2^64对于你的系统资源也是非常浪费的. 有任何疑问请回复,
DAC5682Z是16bit的DAC,因此不能接收64bit的数据。如果非要用的话,你可能需要截位,把64bit的数据选取出16bit来,然后输入DAC5682