微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 各位好,我设计了一个SDRAM控制器,当频率变化时,工作不正常,如何提高工作频率? 谢

各位好,我设计了一个SDRAM控制器,当频率变化时,工作不正常,如何提高工作频率? 谢

时间:10-02 整理:3721RD 点击:
各位好,我设计了一个SDRAM控制器,当频率升高时,工作不正常,如何提高工作频率? 谢谢。另:频率变化是指频率升高或降低

各位好,我设计了一个SDRAM控制器,当频率变化时,工作不正常,如何提高工作频率? 谢
能不能发给我参考参考啊
我正在设计SDRAM控制器,希望多交流 QQ:289133642

各位好,我设计了一个SDRAM控制器,当频率变化时,工作不正常,如何提高工作频率? 谢
应该是timing 的问题。
使用的是micron的SDRAM model吗?

各位好,我设计了一个SDRAM控制器,当频率变化时,工作不正常,如何提高工作频率? 谢
是现代的片子, 有很大的区别吗?
不过好多厂家的sdram controller都是与micron的接口的

各位好,我设计了一个SDRAM控制器,当频率变化时,工作不正常,如何提高工作频率? 谢
现代提供verilog model 吗。还是你直接在fpga上测试。

各位好,我设计了一个SDRAM控制器,当频率变化时,工作不正常,如何提高工作频率? 谢
SDRAM本身可以跑很高的频率,估计是你用来验证控制器的FPGA工作频率高时出现时序问题.

各位好,我设计了一个SDRAM控制器,当频率变化时,工作不正常,如何提高工作频率? 谢
mcslb老兄说的很有道理,那么如何提高控制器的频率呢?很头疼,谢谢!

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top