微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > 硬件电路设计讨论 > 高速电路 布线长度不同的影响

高速电路 布线长度不同的影响

时间:12-12 整理:3721RD 点击:
自己设计了一个电路,对ram操作,ram的数据总线比较宽,cpu到ram的连线,布线后,长
度差别较大,最长的是最短的两倍长,时钟32MHz,这个频率不算高,应该不会有问题
吧,只是不太确定,有做过的人可以给我提意见
我也可以钻孔,把长的布线缩短,这样所有的数据线长度都可以差不多,但是这样的话,
每根数据线上会出现两个穿越四层板的via,怕对信号质量有影响,希望大家能给点意见

这个速度 你担心的都不是问题 随便画

32MHz,不算高吧

最长有多长?点对点拓扑还是多负载拓扑?
控制好上升沿,自行计算静态时序,看看时序margin。

倍数不是问题。绝对的差值才重要。到底差多少?
还有你时钟32Mhz,但是给RAM也是这个速度吗?也许RAM是8MHz呢。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top