微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > 硬件电路设计讨论 > 关于运放输入端放串联电阻的问题

关于运放输入端放串联电阻的问题

时间:12-12 整理:3721RD 点击:
将运放用unity gain的形式(俗称电压跟随器)来使用时,经常见“+”输入端会串联一个电阻。
请问置放这个电阻的目的是什么?
我倒觉得这个电阻只会增加电阻噪声,并无大用。
另外,用电压跟随器测试振荡电路时,会考虑运放输入端的寄生电容的影响。串联一个电阻对于减小寄生电容并无作用(只是增加了输入阻抗的电阻部分R而已)。
不知道我的分析是否正确,请大虾给点评一下。

限流?或者可以隔离前后级,方便调试?

阻抗匹配

也许是我记错了。在网上又搜了搜,似乎没有在用电压跟随器的情况下串联电阻的情况。
如果串联,对于减小运放输入端的寄生电容效果(阻抗的容性部分)没有用处,我的理解对么?(很低级的问题,有点不太自信了,哈哈)

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top