微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > 高速PCB设计EMI规则探讨(转)

高速PCB设计EMI规则探讨(转)

时间:10-02 整理:3721RD 点击:
随着,信号上升沿时间的减小,信号频率的提高,电子产品的EMI问题,也来越受到电子工程师的光注。
    高速PCB设计的成功,对EMI的贡献越来越受到重视,几乎60%的EMI问题可以通过高速PCB来控制解决。
    做了,4年的EMI设计,一些心得和大家交流、交流。
    规则一:高速信号走线屏蔽规则

如上图所示:
    在高速的PCB设计中,时钟等关键的高速信号线,走需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都是会造成EMI的泄漏。
    建议屏蔽线,每1000mil,打孔接地。

规则二:高速信号的走线闭环规则
    由于PCB板的密度越来越高,很多PCB LAYOUT工程师在走线的过程中,很容易出现这种失误,如下图所示:

时钟信号等高速信号网络,在多层的PCB走线的时候产生了闭环的结果,这样的闭环结果将产生环形天线,增加EMI的辐射强度。

规则三:高速信号的走线开环规则
    规则二提到高速信号的闭环会造成EMI辐射,同样的开环同样会造成EMI辐射,如下图所示:

时钟信号等高速信号网络,在多层的PCB走线的时候产生了开环的结果,这样的开环结果将产生线形天线,增加EMI的辐射强度。在设计中我们也要避免。

规则四:高速信号的特性阻抗连续规则
    高速信号,在层与层之间切换的时候必须保证特性阻抗的连续,否则会增加EMI的辐射,如下图:

也就是:同层的布线的宽度必须连续,不同层的走线阻抗必须连续。

规则五:高速PCB设计的布线方向规则
    相邻两层间的走线必须遵循垂直走线的原则,否则会造成线间的串扰,增加EMI辐射,如下图:

相邻的布线层遵循横平竖垂的布线方向,垂直的布线可以抑制线间的串扰。

规则六:高速PCB设计中的拓扑结构规则
    在高速PCB设计中有两个最为重要的内容,就是线路板特性阻抗的控制和多负载情况下的拓扑结构的设计。在高速的情况下,可以说拓扑结构的是否合理直接决定,产品的成功还是失败。

如上图所示,就是我们经常用到的菊花链式拓扑结构。这种拓扑结构一般用于几Mhz的情况下为益。高速的拓扑结构我们建议使用后端的星形对称结构。

规则七:走线长度的谐振规则

检查信号线的长度和信号的频率是否构成谐振,即当布线长度为信号波长1/4的时候的整数倍时,此布线将产生谐振,而谐振就会辐射电磁波,产生干扰。

规则八:回流路径规则

所有的高速信号必须有良好的回流路径。近可能的保证时钟等高速信号的回流路径最小。否则会极大的增加辐射,并且辐射的大小和信号路径和回流路径所包围的面积成正比。

规则九:器件的退耦电容摆放规则
退耦电容的摆放的位置非常的重要。不合理的摆放位置,是根本起不到退耦的效果。退耦电容的摆放的原则是:靠近电源的管脚,并且电容的电源走线和地线所包围的面积最小。

很精彩,谢谢leiniao0520

小编,有心了!

ding

好东西大家分享嘛

看你色得都那样了

顶你一下

看见同学+朋友一场

你小子也不能这么说我啊,呵呵!

挺不错滴

顶一下

很好。

经典啊!

以下是引用leiniao0520在2004-9-20 16:25:46的发言:规则四:高速信号的特性阻抗连续规则 高速信号,在层与层之间切换的时候必须保证特性阻抗的连续,否则会增加EMI的辐射,如下图:
也就是:同层的布线的宽度必须连续,不同层的走线阻抗必须连续。

不同层的特征阻抗是不一样的,一般怎么控制阻抗连续呢?不同层间改变线宽?端接?

好啊,严重支持!

好贴,谢谢!

以下是引用leiniao0520在2004-9-20 16:27:33的发言:规则七:走线长度的谐振规则
检查信号线的长度和信号的频率是否构成谐振,即当布线长度为信号波长1/4的时候的整数倍时,此布线将产生谐振,而谐振就会辐射电磁波,产生干扰。

不懂,怎么谐振的呀,能够解释一下吗?谢谢

很不错,希望继续。

haowen!

我对第三点有疑问:但我们绕线的时候就会造成小编所说的开环问题,那我们应该怎么绕线才是比较好呢,谢谢

谢谢

谢谢^_^

好东西!谢谢小编!

这些规则我好像在哪儿见过,不过还是谢谢leiniao0520的用心总结!

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top