微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > 对200pin的SODIMM DDR内存插槽如何进行仿真

对200pin的SODIMM DDR内存插槽如何进行仿真

时间:10-02 整理:3721RD 点击:
现在设计的一块板卡上有一个ddr SO-DIMM 200pin的内存插槽,准备插入ddr 333笔记本内存条,如何对数据、控制信号等进行仿真?我到micron找了一部分内存条的ibis模型,难道就用这个内存条的ibis模型进行仿真吗?
设计环境 cadence spb 15.5,布线allegro

内存条应该不止IBIS模型吧?

建议在Hyperlynix或者HSPICE里面仿真.

 cadence spb 15.5里面仿真在提取拓扑的时候是错误的拓扑.这个问题CANDENCE目前还没办法解决

根据我的经验,你需要:

1,主板的PCB

2,主板的北桥IBIS模型

3,内存颗粒的IBIS模型

4,创建DESIGN LINK 模型

可以用CADECNE仿真

根据我的经验,你需要:

1,主板的PCB

2,主板的北桥IBIS模型---板卡上的memory controller的IBIS模型

3,内存颗粒的IBIS模型

4,创建DESIGN LINK 模型

可以用CADECNE仿真

谢谢Design_sophia和gongtong的回答。

顶.

看Allegro PCB SI Foundations Training Manual.pdf,在论坛上有的,

写的很详细了,

推荐你使用Quantum-SI,DDR仿真非常强

必须要有EBD模型,同时还要有颗粒及EEPROM的模型文件.

CANDANCE的DESIGNLINK提取出来的拓扑是错的,这个CANDANCE公司已经确认过的了

还真的不知道如何仿真呢?

有没有朋友说说具体步骤。或者写个例子给大家看。

LZ做好了,可以发表出来,让大家讨论啊。

我想问下,ddr SO-DIMM 200pin封装怎么做?

连接器的厂家有连接器的尺寸,照着做就可以了啊

大家多是牛人呀!

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top