100M的 lvds信号的pcb设计?
时间:10-02
整理:3721RD
点击:
现在我要画一块底板,上面全都是接插件,其中有两块接插件之间的部分信号是100M的时钟信号、串行数据、行有效信号的差分信号相连,我从没有画过高速板子,所以很晕,有几点问题:
1.我应该考虑些什么呢?
2.关于微带线传输是怎么一回事?
3.阻抗匹配是是什么?
4.差分信号传输除了等长外,还会有什么考虑呢?
如果你的背板很小的话,就不用考虑那么多了.
100m基本不用考虑,只要按差分线走就行!
板子大小180*300,这样需要考虑吗
100M的LVDS问题不大,线长差距在50mils就问题不大.
100M频率不高
对,基本不用考虑,只要等长就可以了。100MIL就可以。
有没有哪位大侠可以共享一些现在的LVDS走线例子
如果全部是接插件的话,突然想起化为的一个经典的stackup
中间走线,上下铺铜
咋我会的都是多少年前的帖子呢
