关于点对点的PCI总线的布线
时间:10-02
整理:3721RD
点击:
很久没有上论坛了。
有个问题想请教一下,看哪位达人有经验指教一下:
我现在有个PCB,其中MCU与DSP的总线用的是PCI总线,点对点连接,66M。
对于用片子连到PCI插槽的标准是数据线1.5inch,时钟2.5inch。那么,对于CPU直接连到
DSP的PCI需要遵从怎样的布线规则?
以1.5inch和2.5inch的原则恐怕很难,两BGA片子要靠得很近;还是以CPU到插槽+插槽到DSP
共3inch这种近似的算法算线长(这种算法是我胡想的)。
找了很多资料,没找到相关的规则。
板子是移动通信设备上用的,搞得通信类板子的筒子可能会有一些见解吧?呵呵
请不吝赐教!再谢。
不知道哦
PCI卡限制1。5inch的长度是限制的PCI总线走线的分支长度,现在直接走板上,只要保证满足时序关系就可以了。考虑到反射,66M(15ns)时候,走线最大长度不能超过5ns,其实很长拉
5ns延时,我的天,那自然不可能,估计0.5ns的延时应该差不多就走到了。
谢谢楼上。
问了HW的朋友,说的跟楼上差不多,这种PCI就当一般高速总线走基本也就没什么问题了。
http://bbs.weeqoo.com/
时钟等长
有没有详细的规范看看.谢谢
