微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > 请教晶振频偏的问题

请教晶振频偏的问题

时间:10-02 整理:3721RD 点击:
小弟最近设计了一块RF无线网卡,出来后测试2.4G的中心频率频偏居然高达几百PPM,直接导致所有测试FAIL。我所用的晶振是40M的,测试它的频率在40.0500000MHz,频偏也大的吓人。但是这个晶振在其它板子上是好好的,怎么到我这里就出现问题?有什么因素可以使晶振的频率发生如此大的偏移吗?小弟在此请教各位高人了,万分感谢!

看下的板子上的主芯片datasheet,要看下晶振的config(通常是gpio控制的)是否正确?通常可以config 40M,38.4M,20M等;要选择config为40M,正确的模式才行。另外你量40.0500000MHz是用频谱量吗?

额,问题已经解决了。其实是芯片接到晶振的其中一个PIN脚上内置了一个15PF的电容,所以剩下的一个负载电容应该接在另一个PIN脚上,但是我接重了,所以造成如此大的问题。还是抄线路图的时候没有仔细看DATASHEET啊,谢谢指点!

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top