微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > DDR2 电平的问题?SSTL 1.8V与LVttl可以混用吗?

DDR2 电平的问题?SSTL 1.8V与LVttl可以混用吗?

时间:10-02 整理:3721RD 点击:

请教各位一个问题:我现在再做一个DDR2 SDRAM的项目,需要将数据同时Write到8个 DDR2 Module中,而不要求将Module的数据 Read Back,所以每个DDR2 Module之间需要用单向的Buffer隔离,但是在网上找不到合适SSTL 1.8V的buffer,只有LVTTL 1.8V的buffer,请问LVTTL 可以用在DDR2 的DQ lines 上吗?

DQ很少使用buffer隔离。偶尔address才使用一下。

"需要将数据同时Write到8个 DDR2 Module中,而不要求将Module的数据 Read Back,所以每个DDR2 Module之间需要用单向的Buffer隔离"---需要这样做吗?

你们可能想不通,但是我的却需要这样做?希望各位能有好办法

 这个问题很有意思,包括了好几个方面,得 一条条来说

 分析路径 

 1.  DDR2 写入操作,不读   2. SSTL Vs LVTTL  3. SSTL Buffer

  做DDR2写操作,主要涉及到DQS/DQ的同步分配问题,另外在同时挂8个DDR模块时负载条件如何

 2. SSTL 和LVTTL 的一个区别就是SSTL是有Vref的,另外SSTL是全匹配条件,所以速率可以做的很高,而LVTTL

    不具备这些

3.  SSTL  Buffer   这类器件的需求由哪里来

 我的判断是,这个问题首先考虑采用直连的办法是否可行? 在考虑插入器件的办法

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top