微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > POWER PCB中怎么走差分及等长的线

POWER PCB中怎么走差分及等长的线

时间:10-02 整理:3721RD 点击:
大家好,我们公司现在开始涉及高频电路,走的是DDR2的频率,但是DDR2走线的时候有很多差分及等长线,我想请问各位大人在POWERPCB中怎么实现这种走法。

等待回复中!

tai haole

这个软件做不了啊,只能测量,来做了啊,比较累啊,不如用ALLEGRO做啊,

应该有report之类的功能吧,就是报告网表长度的功能,然后调整一次report一次呗。

当初用PROTEL 99SE画DDR2(4片1Gb的颗粒组成的64位宽)的时候,我就是这么干的,调一次,report一次,算一次调多少,再调……如此反复。

没用过POWER PCB,不过我想应该有类似的功能。不过,能用allegro最好了,实时显示的。

nolie,你好,我现在也是4颗DDR2的,但是现在我都不知道怎么布局,怎么走线,感觉好有压力。方便的话,给你的PCB给我看一下哦。万分感谢!

freescale的一篇文档:

Hardware and Layout Design Considerations for DDR2 Memory Interfaces

结构嘛,micron的一篇:

TN4720 DDR2 (Point-to-Point) Package Sizes and Layout Basics

信号分组,等长的误差,严格按照第一篇文档的要求,就应该没问题的(那里边算是比较严格的了)。

powerpcb走等长和差分还是很方便的,网上随便搜一下都能找到

powerpcb中用QL无模命令可以显示走线的长度 也可以在router中做类似allegro的限制来走

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top