微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > 差分走线长度问题

差分走线长度问题

时间:10-02 整理:3721RD 点击:

一直搞不懂:差分线对与对之间为什么还要等长?但很多IC的走线要求上又没有明确说要?

另外一个,数据线,地址线,时钟线,到底是哪个要比哪个长才是好的,在PCB板上不能都等长的情况下时?不是数据是在时钟信号的上下沿锁定的吗?这是不是说明:只要数据线,地址线比时钟线短,先保持稳定状态就可以了。数据线,地址线之间也不一定要等长吧。

看以前的电脑主板,内存条有很多的蛇行线,但近一年的主板及内存条又只有少量的蛇行线了,这是为什么?

差分线的对与对通常要求等长是为了抵消吵声提高信号强度。

蛇形线多用于并行接口,近年来串行接口少了,所以蛇形线就少见了。

等长是为了采样的时候时间窗能大点,是要满足相位的一致的要求,看上去差分线走一起是长度差不多,其实相位有1000 mil的误差都有可能,走的不好的话。

对与对之间等长可能是这些对之间的数据有关联,为了保证采样窗口以及数据同步。

现在板子上蛇形线少了,可能是与芯片技术发展有关,管脚内部有calibration功能了,可以动态调整信号延时以补偿线长的差距,对布线的要求就可以不那么严格了。

怎么这么多广告呀!

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top