微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > 时延、上升时间对于反射的影响

时延、上升时间对于反射的影响

时间:10-02 整理:3721RD 点击:

在Eric Bogatin的信号完整性分析一书中,有这么一句:如果时延远小于上升时间,那么多次反射将被掩盖在上升沿中,几乎不能辨认,也就不能引起潜在的问题。对于这句话,不是很清楚的地方是,为什么反射会被掩盖在上升沿中呢?望高手给予指点迷津。谢谢。

我认为是在上升沿不属于低电平,也不是高电平。真正被识别的是两端,它在中间时间很短不能被识别出来。不知道是不是这么理解。我也不是很明白,请指点,

信号电流从驱动端到接收端需要一个时延时间,从接收端反射回到驱动端又是一个时延。

经过这种多次的反射,信号电流电压就趋向于稳定状态。

如果时延远小于上升时间,那在上升阶段反射就稳定了,

因此那么多次反射将被掩盖在上升沿中,几乎不能辨认。

在业界对高速信号的定义:上升时间小于6倍时延。

个人见解,请斧正!

有点意思

3楼的解释的不错!

反射就是电压叠加起来的,而在上升的过程中电压也是逐步上升的,所以反射回来的电压直接跟上升沿的上升电压同步上升了.所以就不能被辨认出来!

同意3楼的解释!~~

是叠加起来了,但在上升中出现时钟双击不是问题更大?

不理解

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top