请教连接器对总线信号的影响
时间:10-02
整理:3721RD
点击:
我有一条50M的总线,速度不是太高.
问题在于,总线上挂的器件一半在母板,一半在子板.中间通过连接器相连.
由于是后来添加的功能,这组线上子母板上各有十几个过孔.
我在子母板总线的末端都加了匹配,但我不得不使用CMOS驱动,如果我只考虑匹配,末端肯定加60ohm电阻.或加120ohm电阻上下拉.但这样FPGA驱动能力又不够.
我发现单独母板或子板信号质量很好,即使末端电阻不匹配.
所以我想知道连接器附近是不是需要做处理提高信号质量.
50M的信号一般不需要考虑连接器的影响,除非连接器做得太烂,阻抗差别太大。
是否需要匹配,仿真一下就清楚了。
如果要支持热插拔,一般在芯片输入端串一个220ohm电阻。
应该有影响.
这样相当与两个分割的地平面通过几点相连.
我们别的板这么长的线信号阶梯没这么明显.
仿真没必要,加匹配看的出更好.可就是FPGA驱动有些带不动.
