微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > FPGA和外围SRAM(100M)如何布线

FPGA和外围SRAM(100M)如何布线

时间:10-02 整理:3721RD 点击:

如果SRAM尽量靠近FPGA后,有的线太短太密,实在没有办法等长布线. 但是此时的线普遍都很短: <40mm

如果把SRAM拉远,可以实现等长布线.但此时最短的线都比上面的线要长. 要如何选择呀.

我也想知道,高手回答一下

zbt sram一般是commom clock的,不用严格等长,一般500mil到2000mil就可以,具体可以分析时序。

而且少于2000mil走线,可以去掉数据信号的串阻,fpga一般允许大的过冲。这样布局就容易。

谢谢楼上的.我决定靠近布线了.最短的线压缩到了24mm,省掉了串阻,布线简单死了.

xiexie

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top