微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > SDRAM布线问题请教

SDRAM布线问题请教

时间:10-02 整理:3721RD 点击:

各位老师好:

       我画的DM642 DSP的板子,在论坛看了不少关于这个方面的,对我有很大帮助,SDRAM那边好象要尽量等长是吧。我试着画了一下,由于中间有了匹配电阻,所以原来的网络被分成了两个部分,这样在规则里面就不好设定了,画出来还是有点差距,可能有的也要超过5mm了,就是我想请教大家,有了匹配电阻了以后对等长的要求还有那么高吗,希望有这方面的经验的能给予知道,谢谢了~~

5mm没问题

其实等长主要是满足时序要求

得看你的总线时序允许多大的裕量 根据信号在板上的速度 一般fr4板 微带线140ps/in  带状线180ps/in
长度的差转化为时间的差 然后对比裕量来确定是否满足要求

xuexi xuexi

这样,你设置了setup advisor以后就可以看到网络被集中在一起成为了xnet,这个时候propagation delay和relative propagation deley都回认识这个xnet而不单单是管设置了的网络

133的sdram也要求不是很高啦,做ddr就得非常小心了

5mm对SDRAM来说绝对没有问题,放心

学习了`

学习中。

差分线,长度差别该控制在怎样的要求之内啊。看了一些基本在几十到二百mil之间。

25MIL,看仿真结果,影响有点多.在CM中设置等长.包括相差,走线不困难的话,尽量严格.

怎么看整个帖子呀

SDRAM主要时钟等长,地址、数据,控制信号长度尽量短即可,不用等长控制;

老兄,我也在画这个板子,画的也差不多了,

相差也有点大,好像好几十mil哦,不知道影响大不大?

要不好好聊聊,

我的邮箱:bayi_1982@163.com

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top