微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > 大家帮我看看这个奇怪的衰减现象

大家帮我看看这个奇怪的衰减现象

时间:10-02 整理:3721RD 点击:

现象是这样的:

         我有两块卡,一块是母卡,另一块是通过插座插在母卡上的子卡。现在子卡上有一个时钟信号,频率60M,幅度3.3v

(最小值0v,最大值3.3v)。在不连接母板时,时钟信号的频率和幅度都正常。当将子卡连接到母卡上时(在母卡上,这个时钟先连

接到高速缓冲器(英文名称bus switch,就是和74LS245类似),然后再连接到FPGA(xilinx 的Vertex 4型),时钟信号的频率没变

,还是60Mhz,但幅度大概只有2v左右了吧。其中幅度不只是高电平衰减,而是两头都衰减,相当于信号现在的最小值为0.5v,最大

值为2.5v的方波信号(其实现在也不是方波了,类似正弦波)。具体现象如上所述。我认为问题大概是出在了连接器上,即连接器上

的电感太大,导致充放电时间太少,也就是高电平充不到最高值,低电平放不到最低值。


注:这个时钟线在子板上长 约2inch,母板上长约2inch,都是50 欧的阻抗匹配线。
    子板和母板是通过插座和插头直接连接的,中间没线。
    高速缓冲器的输入电容为6pf。
    因为这个时钟采用的是源端匹配,我将源端原来33欧姆的 匹配电阻换为0欧姆,也没什么改观(本想换小点后,减少充电时间)。

大家帮我看看吧,是不是连接器的问题啊,谢谢大家了。
还有各位老大,除了换连接器外还有别的办法可以改善一点吗谢谢。

先谢谢大家了。

如果有什么需要补充的,尽管提出来。

在线等。

谢谢!

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top