微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > 电源端VCC VDD VSS VEE 的意义

电源端VCC VDD VSS VEE 的意义

时间:10-02 整理:3721RD 点击:

电源端VCC VDD VSS VEE 的意义

Vcc和Vee出现在双极型晶体管电路中,和集电极(collector)发射极(emitter)有关,所以
一正一负。

Vdd,Vss在MOS电路中出现,和漏级(Drain),源极(Source)有关,也是一正一负。

Vcc和Vdd是器件的电源端。Vcc是双极器件的正,Vdd多半是单级器件的正。下标可以理解为NPN晶体管的集电极C,和PMOS or NMOS场效应管的漏极D。同样你可在电路图中看见Vee和Vss,含义一样。因为主流芯片结构是硅NPN所以Vcc通常是正。如果用PNP结构Vcc就为负了。建议选用芯片时一定要看清电气参数。

see it.

看过,

原来是这样的,谢了

以前还真不知道

又长见识了,谢谢

好东西!谢谢!不说还不知道

呵呵不错

不错~~

顶一个~~

哈哈 谢谢

Thanks... got it ;-)

d d d d d

呵呵,不错,不过一般芯片都会给出参考电路,看电路也会知道接法和极性的

只是一个习惯而已,具体怎么定义都可以!

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top