微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > 关于SDRAM DDR333 的问题 急!

关于SDRAM DDR333 的问题 急!

时间:10-02 整理:3721RD 点击:

请教大家一个问题。我做了一个LCDTV案子,是4层板的,上面有两个DDR 333 SDRAM clk跑的是250MHZ.由于是第一做DDR,所以DDR部份的走线是复制公板的。问题来了!图像有很多一闪一闪的亮点。在黑色背景画面的时候比较明显。我已经排除不是DDR内存本身的问题(把公板的换上也一样)。

   请问还会有什么原因会造成这个问题

   是不是PCB的问题,比如铜皮的厚度。公板要求内层 2.0 OZ, 外层 1.7 OZ.

                                    由于板厂说常规的都是按照内层  1.0 OZ, 外层   0.5 OZ 做,所以我现在有点怀疑是不是铜皮太薄了。

        请有经验的朋友给我指点指点啊,小弟先谢谢了!

  

1.铜皮的厚度要看你的阻抗控制的需要来决定.

2.你跑250M应该是较高的了,你的时序是否做了控制,阻抗是否做了控制,VTT及I/O电源是否稳定,布线是否注意了串扰等,在这样的频率下这些因素都有可能影响你的信号造成误码之类的问题.

面有两个DDR 333 SDRAM clk跑的是250MHZ.

什么意思?

是阿, DDR333 的clk 应该是166m呢? 如果走线复制公板应该没有什么问题吧,还有叠层是怎么样的,有没有用完整地平面作参考平面,阻抗控制上也应该确保。

排除内存部分 是否还有其它部分是否也会有问题,比如lvds走线也是很重要部分,模拟数字部分有没有处理好? 时序控制又没有问题  

感觉上不是DDR的问题,应该是LCD输入部分的问题。LVDS输入?

谢谢回复的朋友们!我用soft自带的内存测试通不过!公板的没问题。LVDS线在公板试过也OK啊

我个人认为是LCD地完整性,没有做好,

我做过DDR333/400PCB.以我经验看.是读写是有写DATA BITS 出错.

1.与铜皮厚度没关系.2.0OZ 是其它大电流信号的要求.

2.DDR333对阻抗要求不是十分严格,现PCB厂都会超高,但也不能超过80OHM.

我觉得你可两种方法:

1.修改CONTROL CHIP 与DDR IC 读写时序.例如:Tac,Tras,Trc,Trap,Trcd. 

或降低DDR CLOCK 来排出问题.

2. 如果没法修改CONTROL SOFTWARE.就只能调CLOCK/DATA 信号的匹配电阻......

SKYPE: RICHEDY_WANG

我估计是LVDS这些线供给屏的5V电压的电流不够

多谢richedy 朋友,我降频率后发现闪烁的亮点少了的点,不过还是有,在降图像就花了!我不知道 Tac,Tras,Trc,Trap,Trcd 这些怎么调整,还有我的信号匹配电阻是33 OHM.

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top