微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > 一个上升沿的困惑

一个上升沿的困惑

时间:10-02 整理:3721RD 点击:

假设一个上升沿Tr1 要通过一段传输线然后到达目的地

我们分析达到目的地后的Tr2与Tr1的区别

分为几个类型

1 理想传输线 末端端接 无容性负载

          此时如何计算Tr2呢 信号波形是完美的复制只是有一个传输延时Td吗 即Tr2=Tr1;或者Tr2=sqr(Td^2+Tr1^2)

2 理想传输线 末端端接 中间有容性负载

        此时分成两段 以容性负载为界 到达容性负载的时刻信号上升沿Tr3=sqr(Td1^2+Tr1^2+Tc^2) 还是Tr3=sqr(Tr1^2+Tc^2)

        此后的信号同理 即如何理解传输延时对信号的上升沿的影响 因为传输延时说到底还是因为有电容(对吗?Td=Z0XC c为传输线单位长度电容)

3 理想传输线 末端端接 终端容性负载

       同2

4 损耗传输线 末端端接 无容性负载

          Tr2=sqr(Tr1^2+Td^2+Tl^2) 还是Tr2=sqr(Tr1^2+Tl^2)  Tl为考虑介质耗散因素= 单位长度的本征延时*传输线长度

与此相关的一个问题:关于传输线的带宽

         一般采用B=0.35/本征延时    该延时与介质耗散因子 线长度相关

        但怎么理解符号间干扰呢 符号间干扰与信号带宽 传输线带宽的关系是什么?

        符号间干扰是不是就是用来限制cmos带负载能力的一个因素 (另外还要考虑驱动的功率)

这种理论对不对

只要遇到容性负载 信号的上升沿就要被拉伸 T2=sqr(T1^2+Tc^2)

如果这个观点对的话 那碰上传输线 也应该考虑其电容的影响吧

延迟时间计算与理论有时有很到的差距,实际上要考虑综合因素1

细致起来很麻烦,仿真一下就清楚了,用Hspice做,想用什么样的线都可以。

激励的上升时间自己设定,最后比较一下结果就可以了。

关于50ohm传输线 上升时间大约每英寸 增大10ps (只做参考)所以1G以上的高速线大多都有 pre-emphasis and de-emphasis.

没错!

我想 先搞清理论
请大侠帮忙分析分析我的计算方法

买本书慢慢看,书里面讲得很清楚的,

<<信号完整性分析>>Signal Integrity - Simplified,电子工业出版社.这本书绝对经典,超值

以下是引用yangcanhui07在2006-12-18 11:04:00的发言:

买本书慢慢看,书里面讲得很清楚的,

<<信号完整性分析>>Signal Integrity - Simplified,电子工业出版社.这本书绝对经典,超值

是中文的还是英文的版本啊?

中译版

有电子版的吗?

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top