时钟线阻抗匹配
如果不加BUFFER,直接驱动时,首先考虑能够驱动几个,再就是阻抗匹配,
两种匹配方式,一是从时钟出来后直接分成几路,这时加匹配电阻的阻值应该是走线阻抗值减去时钟输出阻抗;
二是时钟出来后加匹配电阻,这时的阻值为Z0/n-Zout,Z0为走线阻抗,Zout为时钟输出电阻,n为负载数
haodongdong
能不能说些重要的?
怎么去仿真,又怎么把他转到PCB里面去
走线阻抗需要用公式计算还是经验值?时钟输出阻抗可以在datasheet里找到吗?
主要看你采用的是何种拓扑方式走线
那钟振的输出阻抗咋确定?
buffer咋用?
一般用啥芯片?
我找的怎么全是差分的?
根据你的需要去定buffer。
好东东!
想用芯片的话可以用ich91305,ics552-02,以及类似的芯片,一分多的,保证各输出间skew小,jitter小。建议用这种的芯片驱动,信号质量有保证。
使用匹配电路的话就难说了,向二楼说的很理论(正确性倒不一定,因为说得不明白)。而且驱动能力很值得考虑的。
一般不推荐菊花链,skew太大了,也比较影响上升时间,star可以尝试。实际中还是对主线和支线分别作匹配。主线串上匹配电阻(33一般),支线下拉75左右(需实验)。这是最完美的结法
低频还可以,上了40m了就海事用芯片吧
时钟输出电阻咋确定?
我用的钟振没有datasheet
樓主講的很不錯,支持
是江苏,昆山的,本人专业制造多层线路板,单双面也做,有意请联系,价格好说! wxkj@vip.163.com
我理解有几种组合
一 星形 Dr--r1---Z0--REC
--r2---Z0--REC
其中:r1=r2=...=r;Rs+r/n=Z0/n ;n为支路的路数 Rs为驱动源内阻;
即 r=Z0-nRs (可以看出n是有限的 当然这仅是计算支路数的一个因素 主要还应该考虑驱动的扇出 负载电容 信号的速率 另外直流扇出也要考虑)
此种匹配要求 几个支路严格对称:线路必须等长(保证反射脉冲同时到达 这也以为这过孔的数量及距离也要一样)
负载必须相等
电阻符合上式
其中理论是:各支路通过Rs感受到其他支路的正串扰 与本路上的负反射(源端不匹配 阻抗低于z0 负反射)相互抵消
详情参考howard摩法书的时钟分配一章
二 星形末端
时钟开始的走线阻抗为Z0 然后再分支出线条变窄保证阻抗2Z0 (分支为2支)然后再各支路的末端ac匹配
