微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > 请教,DDR数据线是否需要加匹配电阻

请教,DDR数据线是否需要加匹配电阻

时间:10-02 整理:3721RD 点击:
333MHz的DDR,64位,每位都是单点对单点连接,既CPU每位数据线只连到一片DDR芯片,请问是否需要加匹配电阻?多谢!

你的DDR的芯片的datasheet里面应该有讲这个的吧?

DDR的Spec里面有讲

只有Goldfinger进来的地方串联一个电阻,SDRAM端不加电阻

加。

我是用POWERPC CPU 直接和DDR芯片连接,不是连DDR内存条小板,就是说一位数据线就是从CPU直接连到一个DDR芯片,是否需要加串联电阻,文档里说是可加可不加,我用CADENCE仿真的结果,不加的话必然不匹配,过冲很大,但是我有个疑问,数据是双向的(不象地址是单向的),如果加串接电阻,又似乎不合适.所以很疑惑~~~

如果是用DDR内存条参见DDR设计规范,即需在条端加串接和上拉半电平电阻.使用内存颗粒,由于是高速信号建议最好使用串接电阻.当然由于数据信号是双向,看看走线长度,如果走线较短,则可采用一端,较长的话可使用2端加的方式.

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top