微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > hyperlynx仿真的问题

hyperlynx仿真的问题

时间:10-02 整理:3721RD 点击:
有一块板子在hyperlynx 里面用batch simulation仿真,报告下面的警告:
 NET = CK2#, CK2
   SIGNAL-INTEGRITY SIMULATION RESULTS -------------------------------
   Driver     Receiver   Rnd Rise Delay(ns) Fall Delay(ns) Overshoot(V) Crosstalk(V)     ERROR FLAGS
   Device.Pin Device.Pin Rbn   Min    Max     Min    Max    rise   fall  rise   fall    rise     fall
   U19.J6   *   U10.46    NA  -0.611 -0.611  -0.661 -0.661  0.339  0.366   NA     NA   -OD-T--  -OD-TN-
   U19.J6   *    U8.46    NA  -0.611 -0.611  -0.661 -0.661  0.348  0.369   NA     NA   -OD-T--  -OD-TN-
   U19.J6   *    U6.46    NA  -0.611 -0.611  -0.661 -0.661  0.316  0.342   NA     NA   -OD-T--  -OD-TN-
   U19.J6   *   U12.46    NA  -0.611 -0.611  -0.661 -0.661  0.321  0.345   NA     NA   -OD-T--  -OD-TN-
   U19.J6   *    U7.46    NA  -0.611 -0.611  -0.661 -0.661  0.316  0.342   NA     NA   -OD-T--  -OD-TN-
   U19.J6   *   U11.46    NA  -0.611 -0.611  -0.661 -0.661  0.321  0.345   NA     NA   -OD-T--  -OD-TN-
   U19.J6   *    U6.45    NA  -0.611 -0.611  -0.661 -0.661  0.407  0.434   NA     NA   -OD-T--  -OD-TN-
   U19.J6   *   U12.45    NA  -0.611 -0.611  -0.661 -0.661  0.420  0.445   NA     NA   -OD-T--  -OD-TN-
   U19.J6   *   U10.45    NA  -0.611 -0.611  -0.661 -0.661  0.385  0.410   NA     NA   -OD-T--  -OD-TN-
   U19.J6   *    U8.45    NA  -0.611 -0.611  -0.661 -0.661  0.384  0.409   NA     NA   -OD-T--  -OD-TN-
   U19.J6   *   U11.45    NA  -0.611 -0.611  -0.661 -0.661  0.395  0.399   NA     NA   -OD-T--  -OD-TN-
   U19.J6   *    U7.45    NA  -0.611 -0.611  -0.661 -0.661  0.396  0.400   NA     NA   -OD-T--  -OD-TN-
    max. rising overshoot allowed  = 300 mV
    max. falling overshoot allowed = 300 mV
    min. delay allowed             = -5.000 ns
    max. delay allowed             = 1000.000 ns
     ** Warning(Severe) ** Signal-Integrity Limits Exceeded!
但是我板子上的U10、U8、U6等根本就没有45、46脚,这几个器件好像都是和电源有关的。这是怎么回事啊?

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top