微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > 400M的2440核心板,怎么计算时钟线、数据线和地址线的长度关系

400M的2440核心板,怎么计算时钟线、数据线和地址线的长度关系

时间:10-02 整理:3721RD 点击:
板子lay出后无法工作,怀疑是时钟线、数据线和地址线的长度匹配关系问题,lay板的时候只是大致等长,本人不知道怎么计算,望各位指点一下啊,急急急

高手们随便说几句啊,不愿指点还是本人表达的不清楚啊?

大致等长就可以了,2440我也lay过.跑不起来可能是别的问题吧,

谢谢HASHWLIU,我还有一个问题:

时钟线、数据线和地址线要满足什么样的长度关系吗?比如时钟线 〉数据线等

数据线和地址线的长度关系有要求吗?

应该不会是layout的问题。layout的品质好坏,还没上升到电路工作与否的程度!呵呵!

板子無法工作的可能性很多,如果走線過長,跨Moat太嚴重,ByPass處理不好等狀況同時發生時,的確是有可能使電路不正常工作, 不過當電路處於上述狀況時,大部份都是工作不正常;不至於完全不工作.

 如果你的電路是處於完全無法工作時:

1.請先檢查你的這份電路在SolutionProvider提供給你們時是否已有可工作的版本以便比對.

2.可先檢查2440搭載的IO是否已超過2440的驅動能力.(可用ibis仿真)

3.檢查PCB製作過程是否有經過完全品管測試.

4.再把你的PCB_Layout與電路圖比對檢查,看看有沒有什麼不同.

希望上述對你有幚助.

Best Regards,.

非常感谢楼上热心的解答!

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top