大家来一起讨论怎么在做器件,LAYOUT的时候怎么防呆.
如题.
请走过,路过的,一起来讨论讨论.
这话题,不好说。
怎么样不好说了,
我记得以前去一家公司面试,
一个工程师应该是经理级别的吧,
问了这个问题,
当时我说了,
1,在做器件的时候把1脚做上明显标志,
2,把有极性的器件的脚位标示出来,如胆电解电容的极性标志.
3,刚才我在网上查了一下,还有种说法是MARK点的功能也有防呆的功能.
还有的方法_------
我真的想不到了,
当时那家伙死咬着还有,我硬是想不出来,直到现在.
歪个楼,说实话,对于那次的面试经历,我实在可以用耻辱来形容.
所以到现在都记忆犹新,
而且那家伙说的,他可以挨着问我工艺方面的问题,
他说他们公司的工艺规范有70多页(晕,我只见过20多页的工艺规范,70多页的?)
而且当时他们公司都是工程师自己LAYOUT,晕,没有一个正式的LAYOUT,我实在是纳闷,他那70多页的工艺规范.
哎,不说了.
晕得很,本来,我觉得应聘工作,没应聘上也没什么,
但心理实在不爽.
直到现在,
所以,烦请这里的哪们高人,
提供70多页的工艺规范让我好好学习一下,
还有再讨论一下PCB的防呆措施.
小妹实在感激不尽啊.
也好冶了我的心病.
插件元件,要做到让别人反过来插,插不进去就彻底防呆了。比如:一个连接器线材第二PIN是空PIN,那就干脆堵上就可以防呆了哦。
贴片只能标示脚序了。谁还有更好的idea,都来说说你的经验吧。别那么吝啬了。呵呵
设计规范我们公司有将近100页,不过悄悄地说,两年多的时间还从没读完过。
楼上的,谢谢你的回复.
一个连接器线材第二PIN是空PIN,那就干脆堵上就可以防呆了哦。
这个方法,我之所以没写上去,我知道这是个很好的方法,
比如像变压器之类的,
它其中的几个脚不用,不做出来,这样当然也可以起到防呆的作用.对吧.
只是你的说把连接器的第二PIN脚为空脚,
这是不是要工程师在电路设计的时候参与呢.
BTW,我对你的100多页的工艺规范很感兴趣啊,
我实在感兴趣,这么多页的跟那个经典的20多页的有多少区别.
你有QQ吗,或者,其它的什么,
我们能多交流一些经验吗.
我QQ731772402
设计不好改善的可以让PE把作业指导书写详细点,效果也很好.
那意思是依靠搞工艺的人
哎,我现在在一个不大的公司,
我想这些事自己能搞清楚比较好.
BTW,虽然,公司不太大,但是待遇还行吧.
我不知道100多页的工艺是手机还是其它板子的工艺?
