微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > PCB设计问答 > PADS技术问答 > power数据完整性测试

power数据完整性测试

时间:10-02 整理:3721RD 点击:

我在一款PCB板上进行数据库完整性测试时,出现如下错误,但是按照错误找不出什么原因,很钠闷望各位大虾帮帮忙,小弟多谢了!

Database Integrity Test Report on file LT1710_MAIN_3.0.pcb -- Wed Jan 10 14:39:23 2007

======================================================================

WARNING: Text "" on layer Layer_0 near (-507.78452, 14.96791) (Id: 0) has box outside design space
   (569.19248, 12.82505) (1278.55001, 17.11076)

WARNING: Text "" on layer Layer_0 near (-510.20027, 23.82813) (Id: 1) has box outside design space
   (569.19248, 21.68527) (1273.71852, 25.97098)

WARNING: Text "" on layer Layer_0 near (218.22036, 23.21851) (Id: 2) has box outside design space
   (1289.64824, 21.5728) (-853.20752, 24.86423)

对了本人用的是POWERPCB5.0,本人先顶一下先。

有知道的大虾帮帮忙吧,小的急着呢!

看提示...好像是有字符..TEXT..超出板框了...

我也是这样认为的,不过按照提示什么也没发现,有几个坐标位置竟找不到,光标跑到整个显示范围之外的部分,无法查找.以前从来没遇到过.很是奇怪.不过还是多谢上面兄弟的提示.

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top