微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > 为什么PCB电源部分的电感和mos管所在的区域不允许走线

为什么PCB电源部分的电感和mos管所在的区域不允许走线

时间:10-02 整理:3721RD 点击:
开关电源的MOS管和电感所在的位置不同层面为什么不能走线
即使我的第2层是完整的GND,有联系吗

首先这两个器件是干扰源,不推荐走线,没必要冒这个风险。
即使你参考层是地信号,理论上是屏蔽了,不过还有2点需要考虑
1:地平面上是否会抖动,根据感性理论,如果上面的电感在震荡,通常会产生相反的电流流向在地平面上
2:这2个器件都是升温器件,这样你对应的板材介电常数以及铜线都会发生变化,对应点的阻抗也就变化了,低速还可以,高速就值得冒险。

学习学习。

1.走线会造成phase点铜皮的不完整性,造成low side mosfet漏极尖峰的加剧,劣化EMI
2.开关噪声会耦合到走线上

study  study

学习学习了

恩 恩

学习了,前一段时间我们设计的PCB就出了由于这个原因产生视频干扰问题!

O(∩_∩)O谢谢!

那在电感下面过孔可不可以呀?

学习了

支持 楼上观点

study

类似于晶振、晶体的处理方法,因为表层走线会受到器件的产生的电磁干扰

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top