微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > PCB设计问答 > PADS技术问答 > Lay out CM6800PCB布局及引线注意点及基本原则..doc

Lay out CM6800PCB布局及引线注意点及基本原则..doc

时间:10-02 整理:3721RD 点击:

Lay out CM6800PCB布局及引线注意点及基本原则.

1.       高压大功率线要注意绝缘距离并越短越好。

2.       高压大功率线要考虑对其他部分组件的干扰。主要是对IC放大器线性部分及信号反馈的小信号部分。

3.       IC的Vcc及VREF的旁路电容要紧靠IC,要优质瓷介电容,且容量足够大。

4.       放大器补偿网络走线要短,组件距离要近要紧靠IC。

5.       功率地与信事号地分开布局,然后选择一点连接SGND,PGND。

6.       信号部分的地与功率部分地分别布局后再各自接IC的GND(对原-GND IC)。

7.       跨过隔离边界的放大器走线要尽量比较近,431尽量与充耦贴近,光电三极管尽量与IC放大器贴近。

8.       反馈电阻取样的上端在输出电压≧10V或联机较远时加RC吸收网络。

9.       吸收回路组件尽量靠近所吸收的组件。

10.   使用何种IC时充分熟悉IC datesheets给出的注意事项。

11.   学习参看Application Note 或Demo hood 的pcb经验及布局摆位要点。

12.   驱动MOS的引线届于中功率,也应在可能的条件下尽量短。

13.   补偿网络线在仅1Pin为GND时,单独接GND及Rt1 Ct与VREF旁路电容接在一起后接地,功率级单独接地。

14.   驱动能力越大的IC,旁路电容也相应加大。

15.   工作频率越高旁路电容容量相对小一些,频率低的旁路电容要大一些。但旁路电容的ESR,ESL要越小。

16.   IC小插板可考虑加一层屏蔽层。

总之,工程师要建立一个概念,线长了相当于串入电感,西线太近了相当加入电容。地线是电磁污染的垃圾筒。高压高频大功率线路是干扰源。(在高压线100M内生活15年~20年以上损寿5年)。

CM6800  Lay out 注意点

CM6800系世界第一个PFC PWM Combin合成IC ML4800R 优秀改进版,改进中又有一些新的专利技术,引线与4800相同,因而Lay out有很多共性。

CM6800的PFC为典型传统的连续电流型平均电流方式控制方法所以PFC部分引脚齐全,相对比较好处理但有几个原则及注意点供今后Lay out注意。

1.       PFC与PWM部分的GND分别在外部各自接好后,再接到GND(10pin),其GND最好不用阻板方式,而采用星状接法。

2.       PFC部分的IAC,I-Senkser,VRMS等的GND接在一处。

3.       PFC的电流放大器的IEAO.到VREF的补偿网络要盡量近,且不要与强功率部分贴近。

4.       PFC的IEAO,补偿网络也要躲开强功率部分然后单独近线接到GND.

5.       PWM部分的VDC要防干扰其可与SS接地,RAMP1,RAMP2部分一起接地,VDC与光耦的距离要越短越好。

6.       PWM部分的ILIMT要独立接地。

7.       Vcc旁路电容以3颗为准要紧靠VCC和GND两端子。

8.       VREF旁路电容也要尽量靠近端子及要接的IEAO网络。

9.       PFC输出与PWM驱输出,两线保持一定距离,且离开放大器的补偿网络。

FAN4803Lay out注意点:

(PFC及PWM的二合一集中了;高输出阻抗;小信号;低阻抗;高电平;高频率;所以组件摆放要小心又小必,接地小心又小心。IC放在底面与大组件分开,防止PCB板上大di/dt部分靠近它,从各功率器件到Bulk电容地要尽量近,线要尽量短,PFC电感MO2漏极及升压二极管之间边线要昼短不要靠近IC.然后IC部分地再引线接到Bulk电容的地。)

1.       旁路电容紧靠IC且两端一端直接到GND pin及Vccpin.4803要用1uf电容。

2.       所在补偿组件返回线各自独立且直接到IC GND端。(如图PFC大Bulk电容地线接法),且线条越短越好。

3.       确保噪声返回极低的干扰防止接受了高频大功率,高压信息的联机或组件接回IC各端子。(如栅驱动信号也会干扰)

4.       与重复的高压波形隔离开,例好,电流检测电阻,高输入阻抗电路的公平时电容及PFC的电流检测输入误差放大器的入,出端等。

5.       到Bulk电容及IC GND的联机采取星状连接,即各自到地,不要在外部就接在一起.

最后建议:

1.       Lay out工程师在每个案子开始前简单了解一下所用IC,主要知道各脚功能,例如:

Vcc   VREF   GND   PGND    FB   COMP

RT   CT   Ramp  feedforward   out1   out2

PFC out   PWM out等,并了解其要注意的。

2.       RD试验工程师,应明白Lay out是设计程序中重要一环给Lay out工程师指出注意点,给出总体布局摆位。

3.       检查摆位及关键联线比检查接线对错更重要!

4.       实行第三责任人审查法,即用过此IC的其它工程师加一道检查各写的辅助手续。

5.       RD经理审查设计,画图,检查及审查的程序是否齐全,再发出。

怎么就没有踩踩了

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top