基于FPGA的雷达数字脉冲压缩技术
时间:12-11
来源:互联网
点击:
图4 1024点脉冲压缩状态FPGA计算结果与MATLAB计算结果对比图
图5 512点脉冲压缩状态FPGA计算结果与MATLAB计算结果对比图
图6 256点脉冲压缩状态FPGA计算结果与MATLAB计算结果对比图
图4至图6分别对应时宽为60μs、20μs、6μs,带宽均为5M的线性调频信号。其中,左图对应MATLAB的计算结果,右图为FPGA芯片的输出结果。可以看到,FPGA芯片的输出结果和MATLAB仿真结果吻合。经测试验证结果良好,最大误差不超过-76db,在内部时钟频率80MHz条件下,完成1024点FFT 运行时间为146μs ,满足了雷达系统实时处理要求,达到了满意的效果。
- 基于MPEG-4的嵌入式多媒体监控系统中压缩/解压卡的设计与实现(10-15)
- 航空图像压缩系统的DSP设计及实现(07-05)
- 多通道同步数据采集及压缩系统(08-12)
- 基于DSP的图像压缩无线传输系统设计 (03-04)
- H.264视频编码器在DSP上的实现与优化(01-13)
- 基于多DSP+FPGA的卫星遥感图像压缩系统设计(08-21)