Agilent高频系统设计软件
功放、乘法器、混频器、振荡器、射频系统模型等电路的非线性稳态响应,同时它提供例如混频器噪声系数,振荡器振荡频率和相位噪声,大信号S 参数,功率附加效率,源和负载牵引等分析功能,并可以进行变量的扫描分析。ADS 中的谐波平衡仿真采用多种求解器加速仿真速度,降低内存消耗(如Krylov 子空间迭代算法);同时采用多种方法改善谐波平衡算法的收敛性(如TAHB - 瞬态辅助的谐波平衡分析)。
Amplifier Design Guide(放大器设计指南)—放大器设计指南提供多达70 个预设的仿真显示模板和设计举例。
Mixer Design Guide(混频器设计指南)—混频器设计指南提供了多种有源和无源混频器的设计仿真实例。
Oscillator Design Guide(振荡器设计指南)—振荡器设计指南提供了各类常用振荡器电路(通用振荡器、Clapps、Harley、Colpitts、XTO-晶体振荡器、SAW、VCO、YIG振荡器)的电路举例和仿真显示模板。
Analog Model Development Kit(模拟元件模型开发包)—模拟元件模型开发包允许用户使用标准C 语言自行创建电路和系统元件,经过编译后,用于线性、非线性、电路包络和瞬态、卷积仿真。
3) Circuit Envelope(电路包络)仿真器软件模块
电路包络仿真器—电路包络仿真器是安捷伦公司的专利技术,可以对现代通信和雷达电路及系统中的复杂调制信号进行高效准确地分析。它利用复包络分析技术,在时域上对载频上的调制包络(幅度和相位,或I 和Q)进行采样,之后计算载波的离散频谱和它的包络在每一个采样时间上点的谐波,最终,仿真器的输出是一个时变的频谱。电路包络仿真器适用于调制带宽小于载波频率的射频电路。如输入调制信号后,功放、混频器的输出邻道功率抑制、矢量调制误差(EVM),锁相环的频率稳定过程等指标。
Linearization Design Guide(功放线性化设计指南)—功放线性化设计指南提供了多种设计仿真、显示模板和实例。
RF System Design Guide(射频系统设计指南)—射频系统设计指南给出了单级、两级上/下变频结构的射频系统各项指标分析和显示实例。
PLL Design Guide(锁相环设计指南)—锁相环设计指南提供多种锁相环顶层设计的设计模板。
4) Transient Convolution(瞬态与卷积)仿真器软件模块
High-Frequency Spice(高频SPICE)仿真器——高频SPICE仿真器提供时域仿真功能,特别适用于MMIC、RFIC 和射频电路及系统的时预分析,如对混频器、振荡器、功放等电路的稳态响应进行分析;同时可以用来验证瞬态过程,如振荡器的起振时间、滤波器的函数响应、脉冲射频网络响应、高速数字电路、开关电路等。
Convolution(卷积)仿真器——卷积仿真器是高频SPICE 仿真器的扩展功能。它利用卷积技术(专利审批中)在时域上对含有分布参数器件和用S参数数据描述的器件的电路进行时域分析。
IBIS I/O模型库——支持多达18 种的工业标准IBIS 模型,兼容IBIS 4.2规范。
Signal Integrity Verification Toolkit信号完整性验证工具包—信号完整性验证工具包含有与安捷伦测试仪器中EZjit+相同算法的抖动分析面板工具,并同时支持与HSPICE的协同仿真。
Broadband SPICE Model Generator(宽带SPICE模型生成器)—宽带SPICE模型生成器将测量或仿真得到的S 参数转换为集中参数等效模型或零极点模型,用于各种SPICE仿真。
Transient Convolution GT(瞬态与卷积)仿真器加速模块瞬态与卷积仿真器加速模块在配置NVIDACUDA 结构的图形卡(GPU)工作站上可以加速信号完整性的仿真。仿真速度比使用CPU 进行运算的工作站快4到6 倍。
5) Layout(版图)设计软件模块
Layout(版图)设计—版图模块为ADS 软件提供强大的版图编辑环境。
DXF Translator (DXF 版图格式转换) — 支持双向的DXF 格式版图的输入/输出。
Gerber and DXF translator Package (Gerber和DXF 版图格式转换)—支持Gerber和DXF版图文件格式的输出。
IGES translator(IGES 版图格式转换)—支持IGES 版图文件格式的输入和输出
GDSII translator(GDSII 版图格式转换)—支持GDSII 版图文件格式的输入和输出
ODB++ translator(ODB++ 版图格式转换)—支持ODB++ 版图文件格式的输出
6) Design Rule Checker(DRC,设计规则检查)软件模块
DRC(设计规则检查)—DRC 模块提供电路版图的设计