基于CoolRunner CPLD的MP3应用开发板的设计
时间:08-19
来源:互联网
点击:
到物理元件(CLB和IOB)中,并将元件放置到器件中进行连接,同时提取出时序数据并生成各种报告。
(4)利用在布局布线中获得的精确参数再次验证电路的时序,调用Modelsim SE5.7e进行后仿真。
(5)烧写验证。编写UCF(User Constraints File)文件mp3.ucf,设置好全局约束、端口约束等,然后使用ISE集成的配置工具iMPACT,生成PROM格式的配置文件,再将其通过JTAG端口下载至自行设计成功的MP3应用开发板。在MP3音频文件被下载至FLASH存储器后,就可以对该IP Core进行调试。经调试,我们所预期的功能如播放、快进、后退、静音等,均得到的实现,表明调试成功。
结语
本文介绍了基于CoolRunner CPLD的MP3应用开发板的设计流程,验证了利用现有IP Core设计的可行性和高效性。在设计过程中,硬件(实验评估板)的设计和基于IP Core的算法设计可同步进行,避免了两者因异步带来的设计周期的延长。实践证明本文的设计思路和实现方法是一种灵活、快速、可靠地开发数字系统平台的设计方案。
CoolRunner CPLD 相关文章:
- CPLD芯片选型(三)(06-06)
- CoolRunner-Ⅱ器件的I2C接口主状态机(12-22)
- CoolRunner-Ⅱ器件的微处理器接口逻辑(12-22)
- CoolRunner-II IrDA部分接口(12-22)
- CoolRunner-II CPLD实现GPS系统(11-17)
- 利用CoolRunner-II CPLD设计GPS系统(08-29)