编程嵌入式信号处理背板的开发设计
时间:05-04
来源:互联网
点击:
配置数据自行FPGA配置和DSP的Bootloader运行结果正确。
4应用设计实例
为进一步验证背板的通用性,我们根据实际课题需求,在背板上开发了两个应用设计实例。一个是320MHz32bit高速计数器。我们在以前开发的200MHz高速计数器的基础上,基于多路均匀相差时钟信号在TOA时刻进行逻辑译码获得高速计数效果的原理,通过外部40MHz输入时钟,利用VirtexFPGA内部DDL电路产生4路相差90°的80MHz信号,形成320MHz32bit高速计数器,使得时间测量精度达到3ns左右。该设计可用于高精度TOA、PW、RF等参数的测量。
另一个是基于内容可寻址存储器(CAM)的关联比较器。我们在充分分析Xlinx提供的CAM_Core设计的基础上,自行设计了一种基于CAM的可编程关联比较器。该比较器采用中值比较法,可通过控制线控制比较范围,并设计了一种专门对付捷变参数的多值比较逻辑。我们利用XCV200PQ240实现了上述设计,通过测试母板上的UART从控制台微机上接收模拟辐射源数据。测试结果表明,在辐射源参数空间重叠不太严重的情况下,该设计可同时处理80个以上的装定辐射源参数(128bitPDW可包含捷变参数),且能达到较好的分选效果,可见它在侦察信号处理领域的应用前景是非常广阔的。
- 基于TMS320F2812的电气平台开发设计(08-16)
- 基于MC9S08Lx的超低功耗MCU开发设计(03-09)
- 基于平台FPGA实现流量管理和背板设计(06-06)
- 基于Verilog状态机的PLC背板总线协议接口芯片设计(06-05)
- 基于单片机和CPLD的PLC背板总线协议接口芯片设计(01-17)
- 基于CPLD的PLC背板总线协议接口芯片设计(06-25)