微波EDA网,见证研发工程师的成长!
首页 > 微波射频 > 综合文库 > RF和混合信号PCB的一般布局指南

RF和混合信号PCB的一般布局指南

时间:12-14 来源:mwrf 点击:

引言

本文提供关于射频(RF)印刷电路板(PCB)设计和布局的指导及建议,包括关于混合信号应用的一些讨论,例如相同PCB上的数字、模拟和射频元件。内容按主题进行组织,提供"最佳实践"指南,应结合所有其它设计和制造指南加以应用,这些指南可能适用于特定的元件、PCB制造商以及材料。

射频传输线

许多Maxim射频元件要求阻抗受控的传输线,将射频功率传输至PCB上的IC引脚(或从其传输功率)。这些传输线可在外层(顶层或底层)实现或埋在内层。关于这些传输线的指南包括讨论微带线、带状线、共面波导(地)以及特征阻抗。也介绍传输线弯角补偿,以及传输线的换层。

微带线

这种类型的传输线包括固定宽度金属走线(导体)以及(相邻层)正下方的接地区域。例如,第1层(顶部金属)上的走线要求在第2层上有实心接地区域(图1)。走线的宽度、电介质层的厚度以及电介质的类型决定特征阻抗(通常为50Ω或75Ω)。

微带线示例(立体图)

图1. 微带线示例(立体图)

带状线

这种线包括内层固定宽度的走线,和上方和下方的接地区域。导体可位于接地区域中间(图2)或具有一定偏移(图3)。这种方法适合内层的射频走线。

带状线(端视图)

图2. 带状线(端视图)。

偏移带状线

图3. 偏移带状线。带状线的一种变体,适用于层厚度不相同的PCB(端视图)。

共面波导(接地)

共面波导提供邻近射频线之间以及其它信号线之间较好的隔离(端视图)。这种介质包括中间导体以及两侧和下方的接地区域(图4)。

共面波导提供邻近射频线以及其它信号线之间较好的隔离

图4. 共面波导提供邻近射频线以及其它信号线之间较好的隔离。

建议在共面波导的两侧安装过孔"栅栏",如图5所示。该顶视图提供了在中间导体每侧的顶部金属接地区域安装一排接地过孔的示例。顶层上引起的回路电流被短路至下方的接地层。

建议在共面波导的两侧安装过孔栅栏

图5. 建议在共面波导的两侧安装过孔栅栏。

特征阻抗

有多种计算工具可用于正确设置信号导体线宽,以实现目标阻抗。然而,在输入电路板层的介电常数时应小心。典型PCB外基板层包含的玻璃纤维成分小于内层,所以介电常数较低。例如,FR4材质介电常数一般为εR = 4.2,而外基板(半固化板)层一般为εR = 3.8。下边的例子仅供参考,其中金属厚度为1oz铜(1.4 mils、0.036mm)。

表1. 特征阻抗示例

介质电介质层厚,mil (mm)中间导体,mil (mm)空隙特征阻抗
微带预浸料 (3.8)6 (0.152)11.5 (0.292)N/A50.3
10 (0.254)20 (0.508)50.0
差分线对预浸料 (3.8)6 (0.152)25 (0.635)6 (0.152)50.6
带状线FR4 (4.5)12 (0.305)3.7 (0.094)N/A50.0
偏移带状线预浸料 (3.9)6 (0.152) upper,
10 (0.254) lower
4.8 (0.122)N/A50.1
共面波导预浸料 (3.8)6 (0.152)14 (0.35)20 (0.50)49.7

传输线弯角补偿

由于布线约束而要求传输线弯曲时(改变方向),使用的弯曲半径应至少为中间导体宽度的3倍。也就是说:

 弯曲半径 ≥ 3 × (线宽)

这将弯角的特征阻抗变化降至最小。

如果不可能实现逐渐弯曲,可将传输线进行直角弯曲(非曲线),见图6。然而,必须对此进行补偿,以减小通过弯曲点时本地有效线宽增大引起的阻抗突变。标准补偿方法为角斜接,如下图所示。最佳的微带直角斜接由杜维尔和詹姆斯(Douville and James)公式给出:

 公式 1

式中,M为斜接与非斜接弯角之比(%)。该公式与介电常数无关,受约束条件为w/h ≥ 0.25。

其它传输线可采用类似的方法。如果对正确补偿方法存在任何不确定性,并且设计要求高性能传输线,则应利用电磁仿真器对弯角建模。

如果不可能实现逐渐弯曲,可将传输线进行直角弯曲

图6. 如果不可能实现逐渐弯曲,可将传输线进行直角弯曲。

传输线的换层

如果布局约束要求将传输线换至不同的电路板层,建议每条传输线至少使用两个过孔,将过孔电感负载降至最小。一对过孔将传输电感有效减小50%,应该使用与传输线宽相当的最大直径过孔。例如,对于15-mil微带线,过孔直径(抛光镀层直径)应为15 mil至18 mil。如果空间不允许使用大过孔,则应使用三个直径较小的过渡过孔。

信号线隔离

必须小心防止信号线之间的意外耦合。以下是潜在耦合及预防措施的示例:

  • 射频传输线:传输线之间的距离应该尽量大,不应该在长距离范围内彼此接近。彼此间隔越小、平行走线距离越长,平行微带线之间的耦合越大。不同层上的走线应该有接地区域将其保持分开。承载高功率的传输线应尽量远离其它传输线。接地的共面波导提供优异的线间隔离。小PCB上射频线之间的隔离优于大约-45dB是不现实的。
  • 高速数字信号线:这些信号线应独立布置在与射频信号线不同的电路板层上,以防止耦合。数字噪声(来自于时钟、PLL等)会耦合到RF信号线,进而调制到射频载波。或者,有些情况下,数字噪声会被上变频/下变频。
  • VCC/电源线:这些线应布置在专用层上。应该在主VCC分配节点以及VCC分支安装适当的去耦/旁路电容。必须根据射频IC的总体频率响应以及时钟和PLL引起的数字噪声的预期频率分布选择旁路电容。这些走线也应与射频线保持隔离,后者将发射较大的射频功率。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top