ARM系列处理器体系结构
2、ARM处理器当前只要有6个系列产品:ARM7、ARM9、ARM9E、ARM10E、SecurCore及最新的ARM11系列。进一步的产品则来自于ARM公司的合作伙伴,如Intel公司的StrongARM产品和XScale微体系结构等,不过Intel公司已经于2006年将该架构出售给Marvell Technology Group Ltd了。ARM公司还把ARM IP Core提供给其它芯片设计公司用于设计ARM+DSP、ARM+FPGA等SOC结构的芯片
3、在ARM处理器内核中有多个功能模块可供生产厂商根据不同用户的不同要求来配置生产。这些模块分别用T、D、M、I、E、J、S等来表示,这些模块一般从处理器的内核版本上可以区分出来。
4、ARM7处理器:ARM7处理器采用了ARMV4T(冯-诺依曼)体系结构,这种体系结构将程序指令存储器和数据存储器合并在一起。主要特点就是程序和数据共用一个存储空间,程序指令存储地址和数据存储地址指向同一个存储器的不同物理位置,采用单一的地址和数据总线,程序指令和数据的宽度相同。这样,处理器在执行指令时,必须先从存储器中取出指令进行译码,再取操作数执行运算。总体来说,ARM7体系结构具有三级流水线、空间统一的指令与数据Cache、平均功耗为0.6mW/MHz、时钟速度为66MHz、每条指令平均执行1.9个时钟周期等特性。其中的ARM710、ARM720和AEM740为内带Cache的ARM核。目前主流的ARM内核是ARM7TDMI、ARM7TDMI-S、ARM7EJ-S、ARM720T。通常来说,前两三年大部分手机基带部分的应用处理器基本上都以ARM7为主。还有很多的通信模块,如CDMA模块、GPRS模块和GPS模块中都含有ARM7处理器。
5、ARM9、ARM9E处理器:ARM9处理器采用ARMV4T(哈佛)体系结构。这种体系结构是一种将程序指令存储器和数据存储器分开的存储器结构,是一种并行体系结构。其主要特点是程序和数据存储在不同的存储空间中,即程序存储器和数据存储器。它们是两个相互独立的存储器,每个存储器独立编址、独立访问。与两个存储器相对应的是系统的4套总线,程序的数据总线和地址总线,数据的数据总线和地址总线。这种分离的程序总线和数据总线可允许在一个机器周期内同时获取指令字和操作数,从而提高了执行速度,使数据的吞吐量提高了已一倍。又由于程序和数据存储器在两个分开的物理空间中,因而取指和执行能完全重叠。ARM采用五级流水线及分离的Cache结构,平均功耗为0.7mW/MHz。时钟速度为120~200MHz,每条指令平均执行1.5个时钟周期。其中,ARM920、ARM940和ARM9E处理器均为含有Cache的CPU内核,性能为132MIPS(120MHz时钟,3.3V供电)或200MIPS(200MHz时钟)。常用于无线设备、仪器仪表、联网设备、机顶盒设备、高端打印机以及数码相机等应用中。ARM9E内核在ARM内核的基础上增加了紧密耦合存储器的TCM及DSP部分。目前主流的ARM9内核是ARM920T、AR
ARM系列处理器体系结 相关文章:
- Windows CE 进程、线程和内存管理(11-09)
- RedHatLinux新手入门教程(5)(11-12)
- uClinux介绍(11-09)
- openwebmailV1.60安装教学(11-12)
- Linux嵌入式系统开发平台选型探讨(11-09)
- Windows CE 进程、线程和内存管理(二)(11-09)