Verilog数据类型
2. 存储器
存储器是一个寄存器数组。存储器使用如下方式说明:
reg [ msb: 1sb] memory1 [ upper1: lower1],
memory2 [upper2: lower2],. . . ;
例如:
reg [0:3 ] MyMem [0:63]
//MyMem 为 64 个 4 位寄存器的数组。
reg Bog [1:5]
//Bog 为 5 个 1 位寄存器的数组。
MyMem 和 Bog 都是存储器。数组的维数不能大于 2 。注意存储器属于寄存器数组类型。线网数据类型没有相应的存储器类型。
单个寄存器说明既能够用于说明寄存器类型,也可以用于说明存储器类型。
parameter ADDR_SIZE = 16 , WORD_SIZE = 8;
reg [1: WORD_SIZE] RamPar [ ADDR_SIZE - 1 : 0], DataReg;
RamPar 是存储器,是 16 个 8 位寄存器数组,而 DataReg 是 8 位寄存器。
在赋值语句中需要注意如下区别:存储器赋值不能在一条赋值语句中完成,但是寄存器可以。因此在存储器被赋值时,需要定义一个索引。下例说明它们之间的不同。
reg [1:5] Dig; //Dig 为 5 位寄存器。
. . .
Dig = 5'b11011;
上述赋值都是正确的 , 但下述赋值不正确:
reg BOg[1:5]; //Bog 为 5 个 1 位寄存器的存储器。
. . .
Bog = 5'b11011;
有一种存储器赋值的方法是分别对存储器中的每个字赋值。例如:
reg [0:3] Xrom [1:4]
. . .
Xrom[1] = 4'hA;
Xrom[2] = 4'h8;
Xrom[3] = 4'hF;
Xrom[4] = 4'h2;
为存储器赋值的另一种方法是使用系统任务:
1) $readmemb (加载二进制值)
2) $readmemb (加载十六进制值)
这些系统任务从指定的文本文件中读取数据并加载到存储器。文本文件必须包含相应的二进制或者十六进制数。例如:
reg [1:4] RomB [7:1] ;
$ readmemb (ram.patt, RomB);
Romb 是存储器。文件 “ram.patt” 必须包含二进制值。文件也可以包含空白空间和注释。下面是文件中可能内容的实例。
1101
1110
1000
0111
0000
1001
0011
系统任务 $readmemb 促使从索引 7 即 Romb 最左边的字索引,开始读取值。如果只加载存储器的一部分,值域可以在 $readmemb 方法中显式定义。例如:
$readmemb (ram.patt, RomB, 5, 3);
在这种情况下只有 Romb[5],Romb[4] 和 Romb[3] 这些字从文件头开始被读取。被读取的值为 1101 、 1100 和 1000 。
文件可以包含显式的地址形式。
@hex_address value
如下实例:
@5 11001
@2 11010
在这种情况下,值被读入存储器指定的地址。
当只定义开始值时,连续读取直至到达存储器右端索引边界。例如:
$readmemb (rom.patt, RomB, 6);
// 从地址 6 开始,并且持续到 1 。
$readmemb ( rom.patt, RomB, 6, 4);
// 从地址 6 读到地址 4 。
3. Integer 寄存器类型
整数寄存器包含整数值。整数寄存器可以作为普通寄存器使用,典型应用为高层次行为建模。使用整数型说明形式如下:
integer integer1, integer2,. . . intergerN [msb:1sb] ;
msb 和 lsb 是定义整数数组界限的常量表达式,数组界限的定义是可选的。注意容许无位界限的情况。一个整数最少容纳 32 位。但是具体实现可提供更多的位。下面是整数说明的实例。
integer A, B, C; // 三个整数型寄存器。
integer Hist [3:6]; // 一组四个寄存器。
一个整数型寄存器可存储有符号数,并且算术操作符提供 2 的补码运算结果。
整数不能作为位向量访问。例如,对于上面的整数 B 的说明, B[6] 和 B[20:10] 是非法的。一种截取位值的方法是将整数赋值给一般的 reg 类型变量,然后从中选取相应的位,如下所示:
reg [31:0] Breg;
integer Bint;
. . .
//Bint[6] 和 Bint[20:10] 是不允许的。
. . .
Breg = Bint;
/* 现在, Breg[6] 和 Breg[20:10] 是允许的,并且从整数 Bint 获取相应的位值。 */
上例说明了如何通过简单的赋值将整数转换为位向量。类型转换自动完成,不必使用特定的函数。从位向量到整数的转换也可以通过赋值完成。例如 :
integer J;
reg [3:0] Bcq;
J = 6; //J 的值为 32'b0000...00110 。
Bcq = J; // Bcq 的值为 4'b0110 。
Bcq = 4'b0101.
J = Bcq; //J 的值为 32'b0000...00101 。
J = - 6; //J 的值为 32'b1111...11010 。
Bcq = J; //Bcq 的值为 4'b1010 。
注意赋值总是从最右端的位向最左边的位进行;任何多余的位被截断。如果你能够回忆起整数是作为 2 的补码位向量表示的,就很容易理解类型转换。
4. time 类型
time 类型的寄存器用于存储和处理时间。 time 类型的寄存器使用下述方式加以说明。
time time_id1, time_id2, . . . ,time_idN [ msb:1sb];
msb 和 lsb 是表明范围界限的常量表达式。如果未定义界限,每个标识符存储一个至少 64 位的时间值。时间类型的寄存器只存储无符号数。例如 :
time Events [0:31]; // 时间值数组。
time CurrTime; //CurrTime 存储一个时间值。
5. real 和 realtime 类型
实数寄存器(或实数时间寄存器)使用如下方式说明:
// 实数说明:
real real_reg1, real_reg2, . . ., real_regN;
// 实数时间说明:
realtime realtime_reg1, realtime_reg2, . . . ,realtime_regN;
realtime 与 real 类型完全相同。例如 :
real Swing, Top;
realtime CurrTime;
real 说明的变量的缺省值为 0 。不允许对 real 声明值域、位界限或字节界限。
当将值 x 和 z 赋予 real 类型寄存器时,这些值作 0 处理。
real RamCnt;
. . .
RamCnt = 'b01x1Z;
RamCnt 在赋值后的值为 'b01010 。
3.8 参数
参数是一个常量。参数经常用于定义时延和变量的宽度。使用参数说明的参数只被赋值一次。参数说明形式如下:
parameter param1 = const_expr1, param2 = const_expr2, . . . ,
paramN = const_exprN;
下面为具体实例:
parameter LINELENGTH = 132, ALL_X_S = 16'bx;
parameter BIT = 1, BYTE = 8, PI = 3.14;
parameter STROBE_DELAY = ( BYTE + BIT) / 2;
parameter TQ_FILE = /home/bhasker/TEST/add.tq;
参数值也可以在编译时被改变。改变参数值可以使用参数定义语句或通过在模块初始化语句中定义参数值.
- 基于SystemC 的系统验证研究和应用(08-10)
- SoC:IP是新的抽象(10-24)
- 从传统电路检查到先进可靠性验证的最佳实践(07-03)
- 基于Verilog语言的等精度频率计设计(08-14)
- Verilog串口通讯设计(06-06)
- Verilog HDL 设计模拟(06-06)