PCIE 3.0 的接收机物理层测试方案
时间:12-17
来源:互联网
点击:
及测试结果:
接收机测试推荐使用的码型为Modified Compliance Pattern ;对于Add-In Card 被测件来说,误码测试仪输出的100MHz 的时钟需要连接到CBB 板的时钟输入端口;对于System 被测件来说,CLB 板上来自于被测系统的100MHz 时钟输出需要连接到误码仪的参考时钟输入,经过规范要求的PLL 滤波后,用于驱动仪器的信号传输。误码仪做误码检测时需要过滤到为了信号同步而插入的SKP 码。
- 高速串行数据链路的自动化一致性测试(04-15)
- 基于示波器的高速的全方位分析实现(06-12)
- PCIE 3.0的发射机物理层测试——力科PCIE 3.0系列之一(11-10)
- PXI技术最新发展与应用(01-23)
- PCIE 3.0的动态均衡测试挑战——力科PCIE 3.0系列文章之二(11-10)
- 致远电子:高精度功率分析仪是如何炼成的?(03-16)