微波EDA网,见证研发工程师的成长!
首页 > 测试测量 > 测试测量技术文库 > 利用测试排序仪器降低测试成本

利用测试排序仪器降低测试成本

时间:12-23 来源:互联网 点击:

速控制总线。这就容许进行简单的编程,能够运行已经下载并储存在仪器中的复杂和高速的测试程序。利用跨越多个SMU的先进的资源共享方法可以实现这一点。

例如,在Keithley Instruments(吉时利仪器)的Series 2600 System SourceMeter仪器中,一种主-从安排容许对所有通道实施并行测量。这种架构也容许方便地实现多通道的扩展。因此,测试工程师可以充分利用各种测试应用中的其它SMU功能。这些特性和功能包括:

1. 用于100s高速嵌入式测试程序的存储器;

2. 电压和电流脉冲及扫描能力;

3. 4象限I-V操作;

4. 宽的源/测量动态范围(1uV到200V; 1pA到10A);

5. 6位半数字分辨率;

6. 高速的即时合格/不合格测试;

7. 用于触发管理和元器件操控接口的数字I/O。

此外,智能SMU具备脉冲和低频任意波形发生器的功能,可施加到每一个通道。通过提供针对多种应用的通用的模拟I/O引脚简化了复杂的测试。

通过采用这些功能及改变测试系统编程的方法,就有可能极大地提高吞吐量。不再只依赖基于PC的控制,SMU的测试排序器和程序存储器就可以控制大多数的测试。在吉时利仪器的Series 2600中,通过采用SMU的测试脚本处理器、高速排序器和快速控制总线(TSP-Link),吞吐量得到进一步提高。可以根据需要的通道数量(最高达 128),将多个SMU连接在一起,把它们像单台仪器那样使用。TSP-Link技术采用低延迟的100Mbps串行总线,能在多个SMU之间进行多通道 I-V扫描。

这些智能SMU也具备宽的动态范围和无缝的量程切换。当测量要覆盖很宽的范围时,这一点非常重要,因为调整量程可能消耗大量的源测量时间。图1描述了这种类型的多SMU系统。其吞吐量相当于基于主机(mainframe)的系统。

节省的其它成本

智能SMU使系统设计工程师易于集成各单元,且缩短了软件开发时间。例如,吉时利仪器的TSP提供一种类似Basic的直观的命令语言作为简单的编程接口。采用TSP和Test Script Builder软件,便于创建复杂的测试序列,以控制作为单个实体的多个SMU通道。不断演进的测试要求很容易通过最小的SMU硬件变化来调整。

机架空间和硬件也会增加测试系统的成本。新型SMU的高密度设计采用节省空间的2U半机架外形。在向高引脚数转换的过程中,这容许多通道系统保持在一个测试架中。这种类型的机架堆叠系统消除了通常跟主机系统相关的大型硬件和开销成本。当需要对测试系统做出改变时,可重用的SMU硬件和更为简单的软件开发也将进一步降低成本。

本文小结

吉时利仪器的Series 2600代表了下一代的SMU,满足了高引脚数器件生产和多个DUT测试对快速的吞吐量和有成本效益的自动测试系统的需求。这些仪器方便向现有测试台添加新的功能和容量,并进一步降低了新测试台的成本。它们提供方便的扩展能力、更简单的系统集成和很少的测试台占用空间,减少了测试系统开发时间,与此同时增加了灵活性、性能和可靠性。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top