数字频率计学习资料
时间:01-12
来源:互联网
点击:
出各0.5秒的高、低电平,13脚(2Q)应输出各1秒的高、低电平。
②输入信号的检测
在fi端输入任意波形的信号,经限幅、放大与整形电路后在fo端应产生VP-P=VCC的等频矩形波。
③闸门输出信号检测
最右边的与非门是闸门,其输出端的波形应该是每隔一秒产生与输入信号等频的矩形波。
④计数器电路的检测
依次检测4个计数器CD4518EN端的输入波形,正常时,相邻计数器时钟端的波形频率依次相差10倍。如频率关系不一致或波形不正常,则应对计数器和反馈门的各引脚电平与波形进行检测。正常情况各电平值或波形应与电路中给出的状态一致。通过检测与分析找出原因,消除故障。如电路正常,或消除故障后频率计仍不能正常工作,则检测锁存器电路。
⑤锁存电路、显示译码电路与数码管显示电路的检测
依次检测CD4511锁存器各引脚的电平与波形。正常情况各电平值应与电路中给出的状态一致。其中,第5脚的电平每隔1S钟跳变一次。如不正常,则应检查电路,消除故障。如电路正常,或消除故障后频率计仍不能正常工作,则检测锁存器电路。
检测显示译码器CD4511各控制端与电源端引脚的电平,同时检测数码管各段对应引脚的电平及公共端的电平。通过检测与分析找出故障。
用数字集成电路检测仪对所要用的IC进行检测,以确定每个器件完好。如有兴趣,也可对LED数码管进行检测,检测方法由自己确定。
数字频率 相关文章:
- 基于单片机和CPLD的数字频率计的设计(01-27)
- 超声波回波衰溅理论浓度计设计(11-01)
- 简易数字频率计(01-12)
- 数字频率表设计方法(12-26)
- 基于VHDL语言的数字频率计的设计方案(12-23)
- 基于DSP的频率特性分析仪设计(10-18)
