微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > 电源设计 > 基于CPLD的CMOS APS驱动时序的设计

基于CPLD的CMOS APS驱动时序的设计

时间:03-27 来源:微纳电子技术 点击:

像素行数据的采集、转移和输出。当行计数器计数到768时,完成一帧图像的采集,当行计数器计数到803时,完成一场图像的采集。

3.3 设计验证

采用Xilinx公司的Foundation软件对时序电路进行仿真,仿真波形如图4所示。通过与图2的比较,可以看出产生的驱动控制信号波形与PB-1024 CMOS APS图像传感器所需时序控制关系基本吻合,能够达到PB-1024 CMOS APS图像传感器的时序要求。

4 结 论

采用CPLD对CMOS APS图像传感器的驱动电路进行设计,使原来复杂的电路设计变成只需一片CPLD芯片就能完成,而且电路成倍简化、体积减小、功耗降低,从而提高了图像传感器的抗干扰能力、可靠性和稳定性。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top