微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > 电源设计 > PCB的特殊布线及检查方法详解

PCB的特殊布线及检查方法详解

时间:12-07 来源:互联网 点击:

小编不知道电源朋友们在各种PCB布线完成之后会不会进行检查工作?但这项工作真的很重要。那么如何对PCB设计中布线进行检查,为后来的PCB设计、电路设计铺好“路”呢?本文小编会从PCB设计中的各种特性来和你分享如何完成PCB布线后的检查工作。

在讲解PCB布线完成后的检查工作之前,先为大家介绍三种PCB的特殊走线技巧:直角走线、差分走线和蛇形线。

直角走线(三个方面)

直角走线的对信号的影响就是主要体现在三个方面:一是拐角可以等效为传输线上的容性负载,减缓上升时间;二是阻抗不连续会造成信号的反射;三是直角尖端产生的EMI,到10GHz以上的RF设计领域,这些小小的直角都可能成为高速问题的重点对象。

差分走线(“等长、等距、参考平面”)

何为差分信号(Differential Signal)?通俗地说就是驱动端发送两个等值、反相的信号,接收端通过比较这两个电压的差值来判断逻辑状态“0”还是“1”。而承载差分信号的那一对走线就称为差分走线。差分信号和普通的单端信号走线相比,最明显的优势体现在以下三方面:

(1)抗干扰能力强,因为两根差分走线之间的耦合很好,当外界存在噪声干扰时,几乎是同时被耦合到两条线上,而接收端关心的只是两信号的差值,所以外界的共模噪声可被完全抵消。

(2)能有效抑制EMI,同样的道理,由于两根信号的极性相反,他们对外辐射的电磁场可以相互抵消,耦合的越紧密,泄放到外界的电磁能量越少。

(3)时序定位精确,由于差分信号的开关变化是位于两个信号的交点,而不像普通单端信号依靠高低两个阈值电压判断,因而受工艺,温度的影响小,能降低时序上的误差,同时也更适合于低幅度信号的电路。目前流行的LVDS(low voltage differential signaling)就是指这种小振幅差分信号技术。

蛇形线(调节延时)

蛇形线是Layout中经常使用的一类走线方式。其主要目的就是为了调节延时,满足系统时序设计要求。其中最关键的两个参数就是平行耦合长度 (Lp)和耦合距离(S),很明显,信号在蛇形走线上传输时,相互平行的线段之间会发生耦合,呈差模形式,S越小,Lp越大,则耦合程度也越大。可能会导致传输延时减小,以及由于串扰而大大降低信号的质量,其机理可以参考对共模和差模串扰的分析。

下面是给Layout工程师处理蛇形线时的几点建议:

(1)尽量增加平行线段的距离(S),至少大于3H,H指信号走线到参考平面的距离。通俗的说就是绕大弯走线,只要S足够大,就几乎能完全避免相互的耦合效应。

(2)减小耦合长度Lp,当两倍的Lp延时接近或超过信号上升时间时,产生的串扰将达到饱和。

(3)带状线(Strip-Line)或者埋式微带线(Embedded Micro-strip)的蛇形线引起的信号传输延时小于微带走线(Micro-strip)。理论上,带状线不会因为差模串扰影响传输速率。

(4)高速以及对时序要求较为严格的信号线,尽量不要走蛇形线,尤其不能在小范围内蜿蜒走线。

(5)可以经常采用任意角度的蛇形走线,能有效的减少相互间的耦合。

(6)高速PCB设计中,蛇形线没有所谓滤波或抗干扰的能力,只可能降低信号质量,所以只作时序匹配之用而无其它目的。

(7)使用的跨接线是否最少?跨接线要穿过元件和附件吗?

(8)装配后字母看得见吗?其尺寸和型号正确吗?

(9)为了防止起泡,大面积的铜箔开窗口了没有?

(10)有工具定位孔吗?

PCB电气特性检查项目:

(1)是否分析了导线电阻、电感、电容的影响?尤其是对关键的压降相接地的影析了吗?

(2)导线附件的间距和形状是否符合绝缘要求?

(3)在关键之处是否控制和规定了绝缘电阻值?

(4)是否充分识别了极性?

(5)从几何学的角度衡量了导线间距对泄漏电阻、电压的影向吗?

(6)改变表面涂覆层的介质经过鉴定了吗?

PCB物理特性检查项目:

(1)所有焊盘及其位置是否适合总装?

(2)装配好的印制电路板是否能满足冲击和振功条件?

(3)规定的标准元件的间距是多大?

(4)安装不牢固的元件或较重的部件固定好了吗?

(5)发热元件散热冷却正确吗?或者与印制电路板和其它热敏元件隔离了吗?

(6)分压器和其它多引线元件定位正确吗?

(7)元件安排和定向便于检查吗?

(8)是否消除了印制电路板上和整个印制电路板组装件上的所有可能产生的干扰?

(9)定位孔的尺寸是否正确?

(10)公差是否完全及合理?

(11)控制和签定过所有涂覆层的物理特性没有?

(12)孔和引线直径比是否公能接受的范围内?

PCB机械设计因素:

虽然印制电路板采取机械方法支撑元件,但它不能作为整个设备的结构件来使用。在印制版的边沿部分,至少每隔5英寸进行一定的文撑。选

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top