数字控制可变增益放大器的优势
用的信号波齿(图3)。由此产生的信号将通过数字控制VGA。F1200型数字控制VGA的输入端提供有一个200欧姆的平衡输入阻抗,该阻抗也非常适合用于其它系统,该阻抗的使用代替了需要与元件进行匹配的外部阻抗。 200欧姆的输出端差分阻抗对ADC的接口也可进行很好的匹配,且设备的差分特性抵挡偶次乱真信号响应。较高阶的谐波在馈入ADC之前很容易被AAF滤波器过滤掉。 100 MHz SAW Filter :100 MHz表面声波滤波器 From Rx mixer:从接受器混频器 GND:接地 ATTN IN:衰减输入 CS:片选 DATE:数据 CLK:时钟信号AMP in:放大器信号Bias AMP:偏置放大器 Bias control :偏置控制 SPI(untested):串行外设接口(未检测)Decode logic:逻辑解码 AMP out :放大器出 STGY:电子器件型号 DIG –GND:数据处理器接地 100 MHz Discrete Anti-Alias Filter:100 MHz消除锯齿波的AAF滤波器 Pipeline ADC:流水线类型的数模转换器 当ADC转换经过调整后的信号时,通常将经过转换的信号输入到主处理器或数字信号处理器,主处理器或数字信号处理器执行不同的算法,以进一步优化反馈的信号,从而在VGA中设定最佳增益值。 设计VGA电路板时,电路板的特征是要具有100欧姆的特性阻抗,电路板的布线尽可能短,与此同时长度,噪音、频宽和信号的损失得到优化。 F1200型数字控制VGA的500毫瓦较低的功率消耗也使得电路板的设计和耐热通道布局变得非常简单。无铅封装包括一个耐热垫,它通过印刷电路板的铜散热,因此无需添加散热片。 插图说明: 图1:在一个典型的基站接收器系统中,数字控制VGA放置在混频器之后。混频器由SAW滤波器驱动,并依次将信号馈入AAF滤波器,然后将信号输入到ADC。 图2:一个典型的直接变频信号路径波形给出了F1200型VGA的低本底噪音以及系统综合性的动态范围。 图3:在本接收信号的路径中,SAW滤波器整形输入信号,并将输入到数字控制VGA。调整增益后,VGA将信号输入到AAF滤波器,然后输入到ADC。信号转换后,ADC通常将数据传送主处理器或DSP模块,在将控制位数反馈至VGA前,进行进一步的处理。
图3:从混频器输出端至ADC,BTS接收器的后端排列
- Apple Watch磁力充电线拆解:内部器件还挺多(05-07)
- 解读磁感应与磁共振 无线市场的主导技术(02-03)
- IDT扩展PCIe Gen2交换系统互连解决方案领导地位(04-09)
- 基于IDT75K62100 芯片的硬件控制库设计(06-17)
- 标准通信芯片及其在电信中的应用(03-28)
- 基于Zigbee技术家用无线网络的构架(12-14)