微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > 模拟电路设计 > Si5324设计的精密时钟去抖动技术

Si5324设计的精密时钟去抖动技术

时间:02-19 来源:互联网 点击:

本文介绍了Si5324主要特性,方框图以及I2C控制模式和SPI 控制模式的典型应用电路图.Silabs 公司的Si5324是精密时钟倍频器/抖动衰减器,用于陡动性能小于1ps的应用. Si5324采用两个时钟输入,频率范围从2 kHz 到 710 MHz,产生两个输出时钟,频率范围从2 kHz到945 MHz,选择频率可到1.4GHz,回路带宽4– 525 Hz,满足ITU-T G.8251和 Telcordia GR253-CORE抖动指标.I2C或SPI编程,单电源1.8 ±5%, 2.5 ±10% 或3.3 V ±10%工作,主要用在广播视频如3G/HD/SD-SDI,包光纤传输系统(P-OTS), SONET OC-48/192/768, SDH/STM-16/64/256线路卡, GbE/10/40/100G同步以太网,数据转换,无线基站和测试测量等.

Si5324应用:
?
Broadcast video –3G/HD/SD-SDI, Genlock
?
Packet Optical Transport Systems (P-OTS), MSPP
?
OTN OTU-1/2/3/4 Asynchronous Demapping (Gapped Clock)
?
SONET OC-48/192/768, SDH/STM-16/64/256 line cards
?
1/2/4/8/10G Fibre Channel line cards
?
GbE/10/40/100G Synchronous Ethernet (LAN/WAN)
?
Data converter clocking
?
Wireless base stations
?
Test and measurement

图1.Si5324方框图

图2.Si5324典型应用电路图(I2C控制模式)

图3.Si5324典型应用电路图(SPI控制模式)

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top