微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > 模拟电路设计 > 高效能64位SoC FPGA问世 大举进攻通信等市场

高效能64位SoC FPGA问世 大举进攻通信等市场

时间:11-05 来源:互联网 点击:

业界首颗64位系统单芯片(SoC)现场可编程门阵列(FPGA)抢先亮相。Altera宣布将以英特尔(Intel)14纳米(nm)三门极 (Tri-gate)制程推出Stratix 10系统单芯片FPGA,采用四核心、64位安谋国际(ARM)Cortex-A53处理器,以及浮点数字信号处理器(DSP)及高效能FPGA结构,期大举进攻资料中心加速运算、雷达系统及通讯设备等应用市场。

  Altera企业策略与行销资深副总裁Danny Biran表示,对客户而言,高整合度元件将持续成为复杂、高效能应用产品的最佳解决方案;而Stratix 10 SoC能让工程师拥有一个多功能且效能强大的异质(Heterogeneous)运算平台,让他们可以设计出更创新且更快上市的产品。

  ARM处理器部门执行副总裁暨总经理Tom Cronk指出,Cortex-A53处理器可提供高效率功耗及理想的表现效能,且ARM生态系统及软体社群将全面支援该颗处理器,因此Altera以最低功耗的64位架构补强DSP与FPGA运算元素,将可创造出最先进的异质运算平台。

  事实上,ARM Cortex-A53处理器係第一颗被SoC FPGA采用的64位处理器。Altera将其应用于Stratix 10 SoC,看重的是Cortex-A53处理器的效能、功耗及数据吞吐量及其他先进特色。Cortex-A53係目前ARM应用层级处理器中具备最高电源效率的产品,不仅如此,Cortex-A53在英特尔14纳米Tri-Gate制程的助力下,将可提供较现今最高效能的SoC FPGA六倍以上的数据吞吐量。

  除效能外,Cortex-A53处理器亦提供虚拟支援功能,包括256TB记忆体及在L1及L2快取(Cache)的错误校正码(ECC)。此外,Cortex-A53处理器核心可以32位模式运作,亦即以Cortex-A9运作系统执行且软体相容,该特色将可让Altera的28纳米及20 纳米SoC FPGA无缝升级。

  Altera提高Stratix 10 SoC效能表现的关键,除采用Cortex-A53处理器架构外,英特尔14纳米Tri-Gate制程亦扮演要角。Altera Stratix 10 SoC将可提供高于1GHz的可编程逻辑效能,相当于现今28纳米制程FPGA的两倍,并降低70%的耗电量。除此之外,Stratix 10 SoC内建业界首创硬体浮点运算DSP区块,可提供每秒十兆次的浮点运算(10TFLOPS)效能。

  Altera在第一代及第二代的SoC产品线中已导入ARM Cortex-A9 MPCore核心,而在第三代SoC产品--Stratix 10 SoC,Altera更延续一贯风格,以Cortex-A53核心做为提高SoC FPGA效能的重要武器,因此,该公司将提供一系列设计软体及ARM生态系统工具及作业系统支援,包括以Altera版本的ARM DS-5开发工具为特色的SoC嵌入式设计套件(EDS),以及Altera的OpenCL软体开发套件(SDK),期协助工程师利用OpenCL高阶设计语言完成异质运算平台,并缩短开发时间。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top