基于Nios II和DDS的雷达信号源的设计
时间:08-01
来源:互联网
点击:
4 结束语
系统通过一片FPGA实现内嵌CPU软核控制外围DDS,同时形成各种系统所需的同步控制时序。实验证明其调频性能和稳定精度等各项指标均达到设计要求。SoPC是目前嵌入式系统设计的一个新趋势,由于FPGA的可编程特性,可以在不改变任何外围电路的情况下灵活地对系统进行重新配置,软硬件升级。此外,还可以实现对Nios II CPU的RTOS操作系统的移植,以实现更丰富的功能和产生更为复杂的雷达波形,从而简化雷达信号源的设计,提高系统的集成度。
系统通过一片FPGA实现内嵌CPU软核控制外围DDS,同时形成各种系统所需的同步控制时序。实验证明其调频性能和稳定精度等各项指标均达到设计要求。SoPC是目前嵌入式系统设计的一个新趋势,由于FPGA的可编程特性,可以在不改变任何外围电路的情况下灵活地对系统进行重新配置,软硬件升级。此外,还可以实现对Nios II CPU的RTOS操作系统的移植,以实现更丰富的功能和产生更为复杂的雷达波形,从而简化雷达信号源的设计,提高系统的集成度。
MCU FPGA 电路 Altera 嵌入式 电子 Quartus ADI DAC 总线 PCB 振荡器 滤波器 相关文章:
- 基于ARM核的AT75C220及其在指纹识别系统中的应用(05-24)
- 基于nRF2401智能小区无线抄表系统集中器设计(04-30)
- 新型锁相环芯片全面提升红外无线麦克风产品性能(05-04)
- 基于nRF2401智能无线火灾监控系统设计(04-01)
- 安森美90W太阳能LED街灯高能效解决方案(05-18)
- 武器系统中的微处理器(06-04)
