微波EDA网,见证研发工程师的成长!
首页 > 应用设计 > 工业电子 > 基于Nios Ⅱ的嵌入式高速逻辑分析仪

基于Nios Ⅱ的嵌入式高速逻辑分析仪

时间:04-22 来源:互联网 点击:
5 结束语

本设计通过在Cyclone芯片中嵌入软CPU、数字PLL、FIFO和UART,实现了单片式 8路高速数字信号分析仪。可用键盘改变采样速率,满足对不同速率的数字信号进行采样;用点阵式LCD显示所采集的8路数字信号;也可通过串口将采集的数据传输到PC机进行存储、处理和显示。本设计的时钟频率最高可达250MHz(CycloneⅡ芯片所支持的最高工作频率),从而可以对8路波特率为 50Mbs的数字信号进行采集与显示。


图5 PC机显示的8路数字信号波形

图5是通过嵌入式逻辑分析仪采集后,通过串行通信口送到PC机,在PC机屏幕上显示的8路数字信号实拍照片。

本文作者的创新点是:在Cyclone芯片中嵌入软CPU、PLL和FIFO.实现了CPU与FPGA的无缝连接。利用软CPU接收键盘的信息、驱动LCD和与PC机进行数据传输:利用芯片中PLL将低频时钟转换为高速时钟。并利用芯片中FIFO完成了对高速
数字信号采集与缓存。

本论文所涉及的内容仅仅是一种探讨性研究,有一定的学术价值。不是产品设计,故谈不上经济效益。

作者:王振宇      来源:《微计算机信息》(嵌入式与SOC)2009年第8-2期

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top