微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > MCU和DSP > 多处理器系统芯片设计:IP重用和嵌入式SOC开发的逻辑方法

多处理器系统芯片设计:IP重用和嵌入式SOC开发的逻辑方法

时间:08-29 来源:互联网 点击:
MPSOC设计方法学解决的一些设计问题如下:

1
. 重用模型不适当:半导体知识产权SIP(Semiconductor Intellectual Property)重用一直是近十年来业界的格言,因为从头来构建上百万门的设计是不现实的。不幸的是,多数RTL级模块很难被重用。然而,可配置、可扩展处理器却非常容易被重用,因为关键的功能是用软件来实现的。

2. 存储器模块的使用低效:采用MPSOC设计方法,系统中大多数存储器都可以由相关的处理器来进行测试、初始化、管理和控制。这就为片上存储器的共享和重用提供了更大的灵活性。

3. 系统建模困难:由于MPSOC系统是基于处理器的,而基于处理器的指令集仿真ISS可以对这些系统进行仿真。指令集仿真器比RTL仿真器速度要快得多,所以将单个的芯片模型例化到系统模型就变得非常容易,而且你可以通过系统仿真运行大量的仿真事例和很长的测试序列。

转换到MPSOC设计

MPSOC经常用在使用现有的设计方法学碰壁后的情况。这种设计方法同RTL设计方法相比速度更快、建立百万门级的SOC也更加容易。这种设计方法学将会更快地包容那些传统处理器中已经由软件实现的功能,因为专用处理器也可以完成像通用处理器那样的功能。MPSOC设计方法学能够为SOC设计团队中的所有成员提供非常显著的益处,包括简化系统设计、缩短开发周期、从硬件和软件开发透视的角度来实现系统设计一体化以及增加SOC平台和子系统的可重用性。同时,这些优点意味着对芯片和系统构建者投资回报ROI(Return-On-Investment)向着改善的方向转移。开发成本的降低意味着SOC产量和效益的增长。这种在投资回报ROI方面的转移预示着经济的复苏和电子产业发明创造的加速。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top