TMS320F206的高分辨率液晶接口设计
时间:06-23
来源:互联网
点击:
3.液晶接口控制
(1)等待状态产生[/td][/tr][tr][td]如前所述,SED1330对F206来说属于较慢的 I/O设备,因此,在F206读写SED1330时,须通过增加等待状态,加长F206等待SED1330响应的时间。每产生一个等待状态,F206附加等待一个CLKOUT1周期。
F206提供两种方式产生等待状态:一种是利用READY信号,产生任何数量的等待状态;另一种是利用等待状态产生器产生0~7个等待状态。但由于SED1330没有READY信号线,因此,只能通过软件控制(设置WSGR寄存器)等待状态产生器产生一定数量的等待状态,来保证F206和SED1330二者之间的接口时序匹配,如图2所示。
(2)缓冲通道选择
SED1330接口部件由指令输入缓冲器、数据输入缓冲器、数据输出缓冲器和标志寄存器组成。F206须通过引脚A0、和的联合控制来实现这些缓冲器通道的选择,如表2所列。
a. 忙标志寄存器
SED1330具有忙标志寄存器,它是一位只读寄存器,仅有一位"忙"标志位BF。当BF=1时,表示SED1330正在向液晶显示模块传送有效显示数据。在传送完一行有效显示数据到下一行传送开始之间的间歇时间内,BF=0。因此,F206向SED1330传送显示数据时,应先判断BF是否为0。只有在BF=0期间传送显示数据,才不会影响液晶屏的显示效果。
b. 指令集
SED1330有13条指令,多数指令带有参数,参数值由用户根据所控制的液晶显示模块的特性和实际应用的需要来设置。表3列出了SED1330的全部指令。SED1330能迅速解译F206发来的指令代码,将参数置入相应的寄存器内,并触发相应的功能逻辑电路运行。
(1)等待状态产生[/td][/tr][tr][td]如前所述,SED1330对F206来说属于较慢的 I/O设备,因此,在F206读写SED1330时,须通过增加等待状态,加长F206等待SED1330响应的时间。每产生一个等待状态,F206附加等待一个CLKOUT1周期。
F206提供两种方式产生等待状态:一种是利用READY信号,产生任何数量的等待状态;另一种是利用等待状态产生器产生0~7个等待状态。但由于SED1330没有READY信号线,因此,只能通过软件控制(设置WSGR寄存器)等待状态产生器产生一定数量的等待状态,来保证F206和SED1330二者之间的接口时序匹配,如图2所示。
(2)缓冲通道选择
SED1330接口部件由指令输入缓冲器、数据输入缓冲器、数据输出缓冲器和标志寄存器组成。F206须通过引脚A0、和的联合控制来实现这些缓冲器通道的选择,如表2所列。
a. 忙标志寄存器
SED1330具有忙标志寄存器,它是一位只读寄存器,仅有一位"忙"标志位BF。当BF=1时,表示SED1330正在向液晶显示模块传送有效显示数据。在传送完一行有效显示数据到下一行传送开始之间的间歇时间内,BF=0。因此,F206向SED1330传送显示数据时,应先判断BF是否为0。只有在BF=0期间传送显示数据,才不会影响液晶屏的显示效果。
b. 指令集
SED1330有13条指令,多数指令带有参数,参数值由用户根据所控制的液晶显示模块的特性和实际应用的需要来设置。表3列出了SED1330的全部指令。SED1330能迅速解译F206发来的指令代码,将参数置入相应的寄存器内,并触发相应的功能逻辑电路运行。
DSP 德州仪器 MIPS CMOS 集成电路 电路 总线 显示器 电压 仿真 振荡器 电流 相关文章:
- F1aSh存储器在TMS320C3X系统中的应用(11-11)
- 基于PIC18F系列单片机的嵌入式系统设计(11-19)
- DSP在卫星测控多波束系统中的应用(01-25)
- 基于PCI总线的双DSP系统及WDM驱动程序设计(01-26)
- 利用Virtex-5 FPGA实现更高性能的方法(03-08)
- DSP与单片机通信的多种方案设计(03-08)