PCB绘图技巧
PCB绘图时,使用ERC出现“Multiple NetIdentifiers”错误提示:
解决办法:可能是由于不同的网络标号连在了一起,或同一根连线上给了不同的网络标号。
如果为单张原理图,在图上查找带有错误标号的位置即可;为多张原理图时,要查找所有图;尤其是多层原理图时,很有可能错误是在子图中。
1.原理图常见错误:
(1)ERC报告管脚没有接入信号。
a. 创建封装时给管脚定义了I/O属性。譬如,把输入端口和输出端口连在一起就会报错。其实,若不用protel做电路仿真,就无需对管脚的I/O属性进行定义。
b. 建元件或放置元件时修改了不一致的grid属性,管脚与线没有连上。
c. 建元件时pin方向反向,必须非pinname端连线。
(2)ERC报告重复的网络标号(Error: Multiple NetIdentifiers)。
可能是由于不同的网络标号连在了一起,或同一根连线上给了不同的网络标号。需要注意的是,PROTEL指出的错误处不一定是真正的错误处,也可能错在其他的原理图上(若是层次电路图时)
(3)元件跑到图纸界外:没有在元件库图表纸中心创建元件。
(4)创建的工程文件网络表只能部分调入pcb:生成netlist时没有选择为global。
(5)当使用自己创建的多部分组成的元件时,千万不要使用annotate。
2.PCB中常见错误:
(1)网络载入时报告NODE或FootPrint没有找到。
a. 在装载网络表时,事先没有加载对应的PCB封装库。
b. 原理图中的元件使用了pcb库中没有的封装。
c. 原理图中的元件使用了pcb库中名称不一致的封装。
d. 原理图中的元件使用了pcb库中pinnumber不一致的封装。如三极管:sch中pinnumber 为e,b,c, 而pcb中为1,2,3;二极管:sch中pinnumber 为a,k,而pcb中为1,2,改成一致就可以了。
(2)在PCB中导入元器件后,发现个别器件不在显示屏范围内,即时缩小图纸显示比例,也看不到,这往往是因为在创建PCB元器件封装时没有设定参考点所致,一般地,“set
reffrence”到“pin 1”即可。
3. 复制局部ProtelSch原理图,想把它贴到Word里方法如下(针对protel99,protel dxp应可以类比,未试过):
tools-preferences-graphicalediting:add template to clipboard的选项,去掉它就可以了。
4. 关于走线宽度
系统默认走线为10mil,一般可以设到8mil,再细的话(如低于6mil),一般性的小电路板厂家就不能制造了,找大厂做成本就高,具体情况具体衡量。注:100mil(英制)=2.54mm(公制)
PCB 电路 仿真 电路图 三极管 二极管 Protel 相关文章:
- Cadence 推出创新的FPGA-PCB协同设计解决方案(04-25)
- 高速PCB布线实践指南(11-01)
- PCB抄板/设计原理图制成PCB板的过程经验(02-04)
- IBIS 模型:利用 IBIS 模型研究信号完整性问题(08-08)
- 巧妙的线路板布线改善蜂窝电话的音质(11-01)
- PCB反设计系统中的探测电路(02-18)