微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > 硬件工程师文库 > 新手必看,关于ARM的22个常用概念

新手必看,关于ARM的22个常用概念

时间:07-28 来源:互联网 点击:

abt):当数据或指令预取终止时进入该模式,用于虚拟存储及存储保护;

  系统模式(sys):运行具有特权的操作系统任务;

  未定义指令中止模式(und):当未定义指令执行时进入该模式,可用于支持硬件协处理器的软件仿真。

  11.ARM体系结构所支持的异常类型

  答:ARM体系结构所支持的异常和具体含义如下(圈里面的数字表示优先级):

  复位①:当处理器的复位电平有效时,产生复位异常,程序跳转到复位异常处执行(异常向量:0x0000,0000);

  未定义指令⑥:当ARM处理器或协处理器遇到不能处理的指令时,产生为定义异常。可使用该异常机制进行软件仿真(异常向量:0x0000,0004);

  软件中断⑥:有执行SWI指令产生,可用于用户模式下程序调用特权操作指令。可使用该异常机制实现系统功能调用(异常向量:0x0000,0008);

  指令预取中止⑤:若处理器的预取指令的地址不存在,或该地址不允许当前指令访问,存储器会向处理器发出中止信号,当预取指令被执行时,才会产生指令预取中止异常(异常向量:0x0000,000C);

  数据中止②:若处理器数据访问的指令的地址不存在,或该地址不允许当前指令访问,产生数据中止异常(异常向量:0x0000,0010);

  IRQ④(外部中断请求):当处理器的外部中断请求引脚有效,且CPSR中的I位为0时,产生IRQ异常。系统的外设可以该异常请求中断服务(异常向量:0x0000,0018);

  FIQ③(快速中断请求):当处理器的快速中断请求引脚有效,且CPSR中的F位为0时,产生FIQ异常(异常向量:0x0000,001C)。

  说明:其中异常向量0x0000,0014为保留的异常向量。

  12.ARM体系结构的存储器格式

  答:ARM体系结构的存储器格式有如下两种:

  大端格式:字数据的高字节存储在低地址中,字数据的低字节存放在高地址中;

  小端格式:与大端存储格式相反,高地址存放数据的高字节,低地址存放数据的低字节。

  13.ARM寄存器总结:

  ARM有16个32位的寄存器(r0到r15)。

  r15充当程序寄存器PC,r14(link register)存储子程序的返回地址,r13存储的是堆栈地址。

  ARM有一个当前程序状态寄存器:CPSR。

  一些寄存器(r13,r14)在异常发生时会产生新的instances,比如IRQ处理器模式,这时处理器使用r13_irq和r14_irq

  ARM的子程序调用是很快的,因为子程序的返回地址不需要存放在堆栈中。

  14.存储器重新映射(Remap)的原因:

  使Flash存储器中的FIQ处理程序不必考虑因为重新映射所导致的存储器边界问题;

  用来处理代码空间中段边界仲裁的SRAM和Boot Block向量的使用大大减少;

  为超过单字转移指令范围的跳转提供空间来保存常量。

  ARM中的重映射是指在程序执行过程中通过写某个功能寄存器位操作达到重新分配其存储器地址空间的映射。一个典型的应用就是应用程序存储在 Flash/ROM中,初始这些存储器地址是从0开始的,但这些存储器的读时间比SRAM/DRAM长,造成其内部执行频率不高,故一般在前面一段程序将代码搬移到SRAM/DRAM中去,然后重新映射存储器空间,将相应SRAM/DRAM映射到地址0,重新执行程序可达到高速运行的目的。

  15.存储异常向量表中程序跳转使用LDR指令,而不使用B指令的原因:

  LDR指令可以全地址范围跳转,而B指令只能在前后32MB范围内跳转;

  芯片具有Remap功能。当向量表位于内部RAM或外部存储器中,用B指令不能跳转到正确的位置。

  16.锁相环(PLL)注意要点:

  PLL在芯片复位或进入掉电模式时被关闭并旁路,在掉电唤醒后不会自动恢复PLL的设定;

  PLL只能通过软件使能;

  PLL在激活后必须等待其锁定,然后才能连接;

  PLL如果设置不当将会导致芯片的错误操作。

  17.ARM7与ARM9的区别:

  ARM7内核是0.9MIPS/MHz的三级流水线和冯&S226;诺伊曼结构;ARM9内核是五级流水线,提供1.1MIPS/MHz的哈佛结构。

  ARM7没有MMU,ARM720T是MMU的;ARM9是有MMU的,ARM940T只有Memory protection unit.不是一个完整的MMU。

  ARM7TDMI提供了非常好的性能——功耗比。它包含了Thumb指令集快速乘法指令和ICE调试技术的内核。ARM9的时钟频率比ARM7更高,采用哈佛结构区分了数据总线和指令总线。

  18.VIC的基本操作如下:

答:设置IRQ/FIQ中断,若是IRQ中断则可以设置为向量中断并分配中断优先级,否则为非向量IRQ。然后可以设置中断允许,以及向量中断对应地址或非向量中断默认地址。当有中断后,若是IRQ中断,则可以读取向量地址寄存器,然后跳转到相应的代码。当要退出中断时,对向

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top